跳频通信系统中高频频率合成器的设计与工程应用研究
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 1 绪论 | 第7-11页 |
| ·频率合成器概述 | 第7-9页 |
| ·课题研究目的和意义 | 第9-10页 |
| ·研究内容 | 第10-11页 |
| 2 频率合成器锁相环路理论分析 | 第11-35页 |
| ·锁相环路基本原理 | 第11-18页 |
| ·环路组成 | 第11-15页 |
| ·基本方程和相位模型 | 第15-16页 |
| ·锁定与跟踪的概念 | 第16-18页 |
| ·环路线性性能分析 | 第18-28页 |
| ·线性化概念 | 第18-19页 |
| ·环路传递函数 | 第19-26页 |
| ·环路的稳定性 | 第26-28页 |
| ·环路噪声性能分析 | 第28-35页 |
| ·锁相环对白高斯噪声的过滤 | 第28-31页 |
| ·锁相环对压控振荡器相位噪声的线性过滤 | 第31-33页 |
| ·锁相环对各类噪声与干扰的线性过滤 | 第33-35页 |
| 3 高频频率合成器的研究 | 第35-45页 |
| ·直接模拟式频率合成器(DAS) | 第35-36页 |
| ·直接数字式频率合成器(DDS) | 第36-37页 |
| ·DDS 工作原理 | 第36页 |
| ·DDS 的频谱特性 | 第36-37页 |
| ·混合式频率合成器(DDS+PLL) | 第37-39页 |
| ·间接(锁相式)式频率合成器(PLL) | 第39-45页 |
| ·整数分频锁相环 | 第39页 |
| ·小数(分数)分频锁相环 | 第39-45页 |
| 4 高频频率合成器的设计和测试 | 第45-61页 |
| ·电路方案对比 | 第45-46页 |
| ·硬件分析与设计 | 第46-49页 |
| ·电路软件设计 | 第49-50页 |
| ·电路仿真分析 | 第50-53页 |
| ·高频电路电磁兼容设计 | 第53-57页 |
| ·设计要点 | 第53-56页 |
| ·实际设计的印制板 | 第56-57页 |
| ·测试方法及结果分析 | 第57-61页 |
| 5 全文总结 | 第61-63页 |
| ·课题的特点 | 第61页 |
| ·完成的工作 | 第61页 |
| ·新的见解 | 第61-62页 |
| ·改进与完善 | 第62-63页 |
| 致谢 | 第63-64页 |
| 参考文献 | 第64-66页 |
| 附录 | 第66-80页 |