首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--计算机的应用论文--计算机网络论文--局域网(LAN)、城域网(MAN)论文

局域网时钟同步精确时间标记方法的研究

摘要第1-5页
Abstract第5-9页
1 绪论第9-14页
   ·课题背景第9-10页
   ·课题来源第10页
   ·国内外发展概况第10-13页
     ·技术背景第10-11页
     ·国内外现状分析第11-13页
   ·课题主要任务第13页
   ·论文结构第13-14页
2 网络时钟同步的相关理论和技术第14-26页
   ·分布式系统简介第14-15页
   ·网络时钟同步原理第15-18页
     ·时钟同步的实现机制第15-16页
     ·典型网络时钟同步协议第16-18页
   ·IEEE1588 协议的工作原理第18-20页
   ·报文传输延时分析第20-22页
     ·网络传输延时第20页
     ·协议栈和操作系统延时第20-22页
   ·解决操作系统通讯协议栈延时——物理层时间标记第22-24页
     ·MAC 层与物理(PHY)层第22-23页
     ·时间标记方法的比较第23-24页
   ·本章小结第24-26页
3 物理层时间标记方案设计第26-44页
   ·时钟同步节点设计方案第26-27页
   ·IEEE1588 同步报文的结构和特点第27-33页
     ·IEEE1588 同步报文分类第28-29页
     ·IEEE1588 同步报文报头组成第29-30页
     ·IEEE1588 同步报文数据格式第30-33页
   ·MII 接口信号分析第33-39页
     ·PHY 芯片选取第33-34页
     ·MII 接口信号功能和时序第34-36页
     ·同步报文到达和离开节点的时刻标记点第36-37页
     ·MII 接口上MAC 帧数据流分析第37-39页
   ·IP 网络数据传输方式第39-40页
   ·网络通讯方式和带宽对检测策略的影响第40-41页
   ·IEEE1588 同步报文的检测和时间标记策略第41-43页
   ·本章小结第43-44页
4 测试平台硬件设计第44-58页
   ·节点处理器的选择第44-48页
     ·典型的DSP 和MCU 系统第44页
     ·ARM 系列处理器第44-45页
     ·SOPC 技术第45-46页
     ·Nios II 嵌入式软核处理器第46-47页
     ·支持Nios II 软核的FPGA第47-48页
   ·测试平台硬件结构第48-50页
   ·Nios II 处理器外围设备设计第50-53页
     ·Avalon 总线简介第50-51页
     ·网络接口与MII 接口设计第51-53页
   ·精确时间标记单元逻辑设计第53-57页
     ·Avalon 总线读写控制时序第53-55页
     ·逻辑模块设计原理图第55-57页
   ·本章小结第57-58页
5 嵌入式软件设计及系统功能测试第58-64页
   ·μC/OS-II 和LwIP 技术第58-61页
     ·HAL 系统库第58-59页
     ·μC/OS-II 嵌入式实时操作系统第59-60页
     ·LwIP 轻量IP 协议栈第60-61页
   ·提取时间标记程序设计第61-62页
   ·系统功能测试方案第62-63页
   ·本章小结第63-64页
6 总结与展望第64-66页
   ·工作总结第64页
   ·工作展望第64-66页
致谢第66-67页
参考文献第67-69页

论文共69页,点击 下载论文
上一篇:氧化铝基发光材料的研究
下一篇:基于SNMP的安全传感器设计与实现研究