局域网时钟同步精确时间标记方法的研究
摘要 | 第1-5页 |
Abstract | 第5-9页 |
1 绪论 | 第9-14页 |
·课题背景 | 第9-10页 |
·课题来源 | 第10页 |
·国内外发展概况 | 第10-13页 |
·技术背景 | 第10-11页 |
·国内外现状分析 | 第11-13页 |
·课题主要任务 | 第13页 |
·论文结构 | 第13-14页 |
2 网络时钟同步的相关理论和技术 | 第14-26页 |
·分布式系统简介 | 第14-15页 |
·网络时钟同步原理 | 第15-18页 |
·时钟同步的实现机制 | 第15-16页 |
·典型网络时钟同步协议 | 第16-18页 |
·IEEE1588 协议的工作原理 | 第18-20页 |
·报文传输延时分析 | 第20-22页 |
·网络传输延时 | 第20页 |
·协议栈和操作系统延时 | 第20-22页 |
·解决操作系统通讯协议栈延时——物理层时间标记 | 第22-24页 |
·MAC 层与物理(PHY)层 | 第22-23页 |
·时间标记方法的比较 | 第23-24页 |
·本章小结 | 第24-26页 |
3 物理层时间标记方案设计 | 第26-44页 |
·时钟同步节点设计方案 | 第26-27页 |
·IEEE1588 同步报文的结构和特点 | 第27-33页 |
·IEEE1588 同步报文分类 | 第28-29页 |
·IEEE1588 同步报文报头组成 | 第29-30页 |
·IEEE1588 同步报文数据格式 | 第30-33页 |
·MII 接口信号分析 | 第33-39页 |
·PHY 芯片选取 | 第33-34页 |
·MII 接口信号功能和时序 | 第34-36页 |
·同步报文到达和离开节点的时刻标记点 | 第36-37页 |
·MII 接口上MAC 帧数据流分析 | 第37-39页 |
·IP 网络数据传输方式 | 第39-40页 |
·网络通讯方式和带宽对检测策略的影响 | 第40-41页 |
·IEEE1588 同步报文的检测和时间标记策略 | 第41-43页 |
·本章小结 | 第43-44页 |
4 测试平台硬件设计 | 第44-58页 |
·节点处理器的选择 | 第44-48页 |
·典型的DSP 和MCU 系统 | 第44页 |
·ARM 系列处理器 | 第44-45页 |
·SOPC 技术 | 第45-46页 |
·Nios II 嵌入式软核处理器 | 第46-47页 |
·支持Nios II 软核的FPGA | 第47-48页 |
·测试平台硬件结构 | 第48-50页 |
·Nios II 处理器外围设备设计 | 第50-53页 |
·Avalon 总线简介 | 第50-51页 |
·网络接口与MII 接口设计 | 第51-53页 |
·精确时间标记单元逻辑设计 | 第53-57页 |
·Avalon 总线读写控制时序 | 第53-55页 |
·逻辑模块设计原理图 | 第55-57页 |
·本章小结 | 第57-58页 |
5 嵌入式软件设计及系统功能测试 | 第58-64页 |
·μC/OS-II 和LwIP 技术 | 第58-61页 |
·HAL 系统库 | 第58-59页 |
·μC/OS-II 嵌入式实时操作系统 | 第59-60页 |
·LwIP 轻量IP 协议栈 | 第60-61页 |
·提取时间标记程序设计 | 第61-62页 |
·系统功能测试方案 | 第62-63页 |
·本章小结 | 第63-64页 |
6 总结与展望 | 第64-66页 |
·工作总结 | 第64页 |
·工作展望 | 第64-66页 |
致谢 | 第66-67页 |
参考文献 | 第67-69页 |