| 摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 第一章 绪论 | 第7-16页 |
| ·引言 | 第7-8页 |
| ·视频压缩编码技术发展历程 | 第8-9页 |
| ·运动估计和码率控制算法在视频领域应用和研究状况 | 第9-12页 |
| ·运动估计算法 | 第9-11页 |
| ·码率控制算法 | 第11-12页 |
| ·在 FPGA上实现 H.264/AVC视频编码标准 | 第12-14页 |
| ·本文研究目标和主要工作情况 | 第14-16页 |
| ·论文目标任务 | 第14页 |
| ·论文组织结构 | 第14-16页 |
| 第二章 视频编码技术的研究 | 第16-24页 |
| ·引言 | 第16页 |
| ·视频编码基本概念以及时域模型 | 第16-18页 |
| ·视频编解码器的接口 | 第18-19页 |
| ·基于软件的编解码器的设计 | 第19-20页 |
| ·设计目标 | 第19页 |
| ·设计流程 | 第19-20页 |
| ·基于硬件的编解码器设计 | 第20-24页 |
| ·设计目标 | 第20-21页 |
| ·编解码器系统架构 | 第21-24页 |
| 第三章 运动估计与码率控制算法分析 | 第24-38页 |
| ·运动估计 | 第24-33页 |
| ·预测编码的基本概念 | 第24页 |
| ·块匹配标准及评价准则 | 第24-25页 |
| ·中途截止策略 | 第25-26页 |
| ·模式划分 | 第26-27页 |
| ·常用块匹配运动估及算法 | 第27-28页 |
| ·性能比较 | 第28-31页 |
| ·小像素运动预测 | 第31-33页 |
| ·码率控制 | 第33-38页 |
| ·码率控制概述 | 第33-34页 |
| ·本文的码率控制算法 | 第34-38页 |
| 第四章 编码器核心模块结构及其硬件设计 | 第38-69页 |
| ·整像素运动估计模块设计 | 第38-57页 |
| ·搜索窗 RAM结构 | 第40-41页 |
| ·数据存储/地址映射单元逻辑设计 | 第41-57页 |
| ·小像素运动估计设计 | 第57-60页 |
| ·码率控制模块设计 | 第60-67页 |
| ·码率控制策略 | 第60页 |
| ·模块框图与外部接口信号 | 第60-61页 |
| ·模块功能描述 | 第61-67页 |
| ·本章小结 | 第67-69页 |
| 第五章 结束语 | 第69-70页 |
| 参考文献 | 第70-73页 |
| 作者在攻读硕士学位期间发表的论文 | 第73-74页 |
| 致谢 | 第74-75页 |