短波数字通信中均衡技术研究
第一章 绪论 | 第1-13页 |
·短波数字通信概况 | 第9-10页 |
·均衡技术的发展历程及研究现状 | 第10-12页 |
·本文的主要工作 | 第12-13页 |
第二章 均衡器工作原理及常用算法研究 | 第13-32页 |
·短波数字通信系统基本概念 | 第13-14页 |
·通信系统中的码间干扰 | 第14-16页 |
·均衡器工作原理 | 第16-17页 |
·自适应准则 | 第17-19页 |
·均方误差(MSE)性能测度 | 第17-19页 |
·峰值失真准则 | 第19页 |
·常用自适应算法 | 第19-24页 |
·LMS 自适应算法 | 第19-21页 |
·递归最小二乘(RLS)算法 | 第21-22页 |
·正交信号自适应滤波算法原理 | 第22-24页 |
·常用盲均衡器算法介绍 | 第24-32页 |
·Bussgang 类盲均衡算法基本原理 | 第24-26页 |
·判决引导LMS(DDLMS)算法 | 第26-27页 |
·Sato 算法 | 第27-28页 |
·Godard 算法 | 第28-29页 |
·B-G 算法 | 第29页 |
·Stop-and-Go 算法 | 第29-31页 |
·常模和判决引导相结合的算法 | 第31-32页 |
第三章 软硬件开发环境简介 | 第32-40页 |
·FPGA 及其开发工具介绍 | 第32-36页 |
·FPGA 简介 | 第32-34页 |
·FPGA 开发工具 | 第34-36页 |
·FPGA 设计方法与流程 | 第36-39页 |
·Verilog 硬件设计语言 | 第39-40页 |
第四章 均衡器模型建立及算法仿真 | 第40-49页 |
·均衡器仿真模型的建立 | 第40页 |
·均衡算法设计及优化 | 第40-42页 |
·计算机仿真方案 | 第42-43页 |
·内部字长的选择 | 第43-44页 |
·均衡器阶数问题分析 | 第44-45页 |
·主抽头的位置分析 | 第45-46页 |
·步长的确定 | 第46-49页 |
第五章 均衡器专用芯片的设计及实现 | 第49-63页 |
·均衡器硬件实现方案 | 第49-52页 |
·技术指标 | 第49页 |
·设计流程 | 第49-51页 |
·技术方案 | 第51-52页 |
·FPGA 选型 | 第51-52页 |
·RTL 代码设计 | 第52页 |
·硬件验证系统设计方案 | 第52页 |
·均衡器系统模块划分及设计 | 第52-58页 |
·均衡器系统接口 | 第52-53页 |
·模块划分及子模块设计 | 第53-58页 |
·系统模块划分 | 第53-54页 |
·滤波器功能及设计 | 第54-57页 |
·系数更新模块功能及设计 | 第57-58页 |
·误差模块功能及设计 | 第58页 |
·FPGA 实现技巧和关键技术 | 第58-60页 |
·定点数小数点的处理 | 第58-59页 |
·主抽头的初始化 | 第59页 |
·系统中流水线级数的确定 | 第59页 |
·误差精度及迭代步长的确定 | 第59-60页 |
·滤波器设计的优化 | 第60页 |
·综合实现结果 | 第60-63页 |
第六章 电路测试与验证 | 第63-66页 |
·电路测试和验证环境 | 第63-64页 |
·硬件验证结果 | 第64-66页 |
第七章 结论和展望 | 第66-68页 |
参考文献 | 第68-70页 |
致谢 | 第70-71页 |
个人简历、读研期间的研究成果及发表的学术论文 | 第71页 |