基于硬件描述语言和SOPC的循环纠错码编译码器的设计和实现
摘要 | 第1-3页 |
Abstract | 第3-7页 |
第1章 绪论 | 第7-10页 |
第2章 循环纠错码的编、译码器的VHDL实现 | 第10-20页 |
·循环纠错码的编译码原理 | 第10-14页 |
·循环码原理 | 第10-11页 |
·编码原理 | 第11-12页 |
·译码原理 | 第12-14页 |
·编译码器的VHDL实现 | 第14-17页 |
·硬件描述语言VHDL | 第15页 |
·编码器的VHDL实现 | 第15-16页 |
·译码器的VHDL实现 | 第16-17页 |
·仿真验证 | 第17-19页 |
·编码器的仿真验证 | 第18页 |
·译码器的仿真验证 | 第18-19页 |
·小结 | 第19-20页 |
第3章 SOPC简介 | 第20-28页 |
·可编程逻辑器件的特点及其发展趋势 | 第20-21页 |
·VirtexⅡ结构特点 | 第21页 |
·微处理器IP Core--MicroBlaze | 第21-26页 |
·MicroBlaze结构 | 第21-25页 |
·MicroBlaze总线接口 | 第25-26页 |
·SOPC的基本特征及设计 | 第26-27页 |
·SOPC的基本特征 | 第26-27页 |
·SOPC设计 | 第27页 |
·小结 | 第27-28页 |
第4章 循环纠错码编译码器的SOPC实现 | 第28-44页 |
·编译码器的C程序实现 | 第28-32页 |
·编译码器的C程序实现 | 第28-30页 |
·编译码器的运行结果 | 第30-32页 |
·循环纠错码的SOPC设计 | 第32-43页 |
·EDK简介 | 第32-36页 |
·设计实现过程 | 第36-40页 |
·用SOPC设计所得的相关结果 | 第40-43页 |
·小结 | 第43-44页 |
第5章 结论与展望 | 第44-46页 |
致谢 | 第46-47页 |
参考文献 | 第47-49页 |
附录1: 攻读硕士学位期间发表的文章 | 第49-50页 |
附录2: 译码器的VHDL实现程序 | 第50-53页 |
附录3: 译码器的C语言实现程序 | 第53-56页 |
附录4: 构建硬件平台的MHS文件#ⅷ | 第56-59页 |