基于1750A CPU的实时嵌入式操作系统研究与实现
第一章 绪论 | 第1-12页 |
1.1 选题背景和意义 | 第7-8页 |
1.2 国内外发展状况 | 第8-10页 |
1.2.1 国外发展历史 | 第8-9页 |
1.2.2 当前发展方向 | 第9页 |
1.2.3 国内发展状况 | 第9-10页 |
1.3 研究内容 | 第10-12页 |
第二章 RTOS-1750总体设计 | 第12-19页 |
2.1 开发运行环境 | 第12-13页 |
2.1.1 硬件环境 | 第12-13页 |
2.1.2 软件环境 | 第13页 |
2.2 1750A CPU系统资源 | 第13-15页 |
2.2.1 通用寄存器 | 第13-14页 |
2.2.2 专用寄存器 | 第14-15页 |
2.2.3 系统时钟 | 第15页 |
2.3 RTOS-1750总体方案 | 第15-19页 |
2.3.1 任务调度 | 第16页 |
2.3.2 中断管理 | 第16-17页 |
2.3.3 内存管理 | 第17页 |
2.3.4 任务通讯 | 第17-18页 |
2.3.5 时钟管理 | 第18-19页 |
第三章 任务调度和通讯 | 第19-33页 |
3.1 任务调度策略 | 第19-21页 |
3.1.1 通用调度策略 | 第19-20页 |
3.1.2 实时调度策略 | 第20-21页 |
3.2 RTOS_1750任务 | 第21-27页 |
3.2.1 多任务 | 第21-22页 |
3.2.2 任务状态转换 | 第22-23页 |
3.2.3 任务调度 | 第23-26页 |
3.2.3.1 固定优先级调度 | 第23-25页 |
3.2.3.2 时间片轮转 | 第25-26页 |
3.2.4 任务控制 | 第26-27页 |
3.3 任务通讯 | 第27-33页 |
3.3.1 共享内存 | 第27-28页 |
3.3.2 互斥 | 第28页 |
3.3.3 信号量 | 第28-31页 |
3.3.3.1 信号量互斥 | 第29页 |
3.3.3.2 信号量同步 | 第29-30页 |
3.3.3.3 信号量API | 第30-31页 |
3.3.4 消息队列 | 第31-33页 |
第四章 内存管理 | 第33-40页 |
4.1 通用操作系统的内存管理 | 第33-34页 |
4.2 1750A的内存机制 | 第34-38页 |
4.2.1 存储器寻址 | 第34-37页 |
4.2.1.1 组选择 | 第34-35页 |
4.2.1.2 页面寄存器格式 | 第35-37页 |
4.2.2 存储器保护 | 第37-38页 |
4.3 RTOS-1750的内存管理 | 第38-40页 |
4.3.1 静态内存划分 | 第38-39页 |
4.3.2 跨段映射技术 | 第39-40页 |
第五章 中断和时钟 | 第40-49页 |
5.1 DCMP中断系统 | 第40-43页 |
5.1.1 中断接收 | 第41-42页 |
5.1.2 中断软件控制 | 第42页 |
5.1.3 中断优先级定义 | 第42页 |
5.1.4 中断向量结构 | 第42-43页 |
5.2 RTOS-1750中断管理 | 第43-45页 |
5.2.1 中断服务过程 | 第44页 |
5.2.2 用户接口 | 第44-45页 |
5.3 时钟管理 | 第45-49页 |
5.3.1 系统时钟 | 第45-46页 |
5.3.2 软时钟 | 第46-47页 |
5.3.3 辅助时钟 | 第47-48页 |
5.3.4 实时时钟 | 第48-49页 |
第六章 总结 | 第49-51页 |
参考文献 | 第51页 |