摘要 | 第1-6页 |
ABSTRACT | 第6-11页 |
第1章 绪论 | 第11-16页 |
·课题研究背景及意义 | 第11-12页 |
·相关技术与发展状况 | 第12-14页 |
·FPGA 相关介绍 | 第12-13页 |
·SOPC 技术 | 第13-14页 |
·本文研究内容 | 第14-16页 |
第2章 系统整体方案设计 | 第16-23页 |
·张量的简要探测原理 | 第16-18页 |
·张量实验数据收录系统的组建和收录技术 | 第18-20页 |
·硬件总体设计 | 第20-21页 |
·软件总体设计 | 第21-23页 |
第3章 张量实验数据收录系统硬件设计 | 第23-32页 |
·收录系统输入模块 | 第23-26页 |
·磁通门磁力计信号输入 | 第23-24页 |
·GPS 信号输入 | 第24-25页 |
·高度计信号输入 | 第25-26页 |
·收录系统数据处理及控制模块 | 第26-29页 |
·收录系统数据传输通信模块 | 第29-30页 |
·收录系统电源模块 | 第30-31页 |
·本章小结 | 第31-32页 |
第4章 张量实验数据收录系统软件设计 | 第32-52页 |
·收录磁力计信息的软件实现 | 第32-35页 |
·基于 FPGA 的设计流程 | 第32-33页 |
·基于 FPGA 的信号采集模块实现 | 第33-35页 |
·收录实验辅助信息量的实现 | 第35-45页 |
·基于 SOPC 技术的多串口扩展总体设计 | 第35-38页 |
·UART 核和中断控制仪核的配置 | 第38-40页 |
·基于 SPOC 的多串口扩展的实现 | 第40-42页 |
·GPS 数据收录的实现 | 第42-43页 |
·高度计数据收录的实现 | 第43-45页 |
·收录数据的缓存发送的实现 | 第45-51页 |
·时钟信号产生模块 | 第46-48页 |
·串并转换模块的设计 | 第48-49页 |
·数据接口模块的设计 | 第49-50页 |
·数据发送模块的设计 | 第50-51页 |
·本章小结 | 第51-52页 |
第5章 系统测试及结果分析 | 第52-60页 |
·基于 Xilinx 系列 FPGA 的仿真及测试工具 | 第52-54页 |
·针对数据采集部分的测试 | 第54-57页 |
·针对多串口扩展电路设计的测试 | 第57-58页 |
·针对数据传输模块的测试 | 第58-60页 |
第6章 全文总结 | 第60-62页 |
·研究工作成果及总结 | 第60页 |
·下一步研究建议 | 第60-62页 |
参考文献 | 第62-66页 |
作者简介及在学期间所取得的科研成果 | 第66-67页 |
致谢 | 第67页 |