摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-17页 |
第一章 绪论 | 第17-21页 |
1.1 合成孔径雷达技术简介 | 第17页 |
1.2 国内外研究现状 | 第17-18页 |
1.3 本文内容安排 | 第18-21页 |
第二章 合成孔径雷达成像原理与硬件平台简介 | 第21-41页 |
2.1 雷达成像模型与分辨率 | 第21-23页 |
2.1.1 方位向分辨率 | 第21-23页 |
2.1.2 距离分辨率 | 第23页 |
2.2 距离多普勒算法 | 第23-34页 |
2.2.1 原始的正侧视距离多普勒算法 | 第23-24页 |
2.2.2 矫正线性距离走动并矫正弯曲的距离多普勒算法 | 第24-27页 |
2.2.3 基-16DIF-FFT算法 | 第27-31页 |
2.2.4 傅里叶变换的舍入误差模型分析 | 第31-34页 |
2.3 处理芯片的介绍 | 第34-39页 |
2.3.1 全可编程片上系统简介 | 第34-35页 |
2.3.2 Zynq-7000系列处理器简介 | 第35-36页 |
2.3.3 Zynq-7000中的处理系统 | 第36页 |
2.3.4 Zynq-7000中可编程逻辑 | 第36-37页 |
2.3.5 Zynq-7000中互联技术 | 第37-38页 |
2.3.6 硬件平台简介 | 第38-39页 |
2.4 本章小节 | 第39-41页 |
第三章 成像算法的Zynq实现 | 第41-77页 |
3.1 系统设计 | 第41-45页 |
3.1.1 系统功能划分与数据处理流程 | 第41-42页 |
3.1.2 PS部分系统设计 | 第42-44页 |
3.1.3 PL部分系统设计 | 第44-45页 |
3.2 PL辅助模块设计 | 第45-47页 |
3.3 PL信号处理模块整体设计 | 第47-48页 |
3.4 FFT/IFFT算法的FPGA实现 | 第48-68页 |
3.4.1 数据的无冲突存储 | 第48-52页 |
3.4.2 控制模块设计 | 第52-55页 |
3.4.3 数据输入设计 | 第55-56页 |
3.4.4 读写地址生成模块设计 | 第56-59页 |
3.4.5 16路并行处理模块的设计与实现 | 第59-61页 |
3.4.6 旋转因子生成模块的设计 | 第61-65页 |
3.4.7 块浮点算法设计 | 第65-68页 |
3.5 脉冲压缩算法的FPGA的实现 | 第68-69页 |
3.5.1 频域匹配滤波系数的生成 | 第68-69页 |
3.5.2 汉明窗设计 | 第69页 |
3.6 一次运动补偿算法的FPGA实现 | 第69-70页 |
3.7 徙动矫正算法的FPGA实现 | 第70-71页 |
3.8 PS实现流程控制 | 第71-72页 |
3.9 PS实现矩阵转置的设计 | 第72-73页 |
3.10 资源与时间统计 | 第73-77页 |
第四章 功能验证与误差分析 | 第77-89页 |
4.1 FFT算法的舍入噪声测试 | 第77-78页 |
4.2 线性调频信号的FFT功能仿真 | 第78-79页 |
4.3 频域匹配滤波系数功能仿真 | 第79-80页 |
4.4 一次运动补偿系数功能仿真 | 第80-81页 |
4.5 徙动矫正系数功能仿真 | 第81-83页 |
4.6 脉冲压缩算法的功能仿真 | 第83-84页 |
4.7 系统硬件验证 | 第84-89页 |
4.7.1 测试平台搭建 | 第84页 |
4.7.2 成像结果 | 第84-85页 |
4.7.3 时间统计 | 第85-86页 |
4.7.4 时间分析 | 第86-89页 |
第五章 结束语 | 第89-91页 |
5.1 本文工作总结 | 第89页 |
5.2 工作展望 | 第89-91页 |
参考文献 | 第91-93页 |
致谢 | 第93-95页 |
作者简介 | 第95-96页 |