片内云架构下AVS编码P帧的硬件实现
摘要 | 第3-5页 |
ABSTRACT | 第5-7页 |
第一章 绪论 | 第11-19页 |
1.1 引言 | 第11页 |
1.2 视频编码标准发展 | 第11-12页 |
1.3 FPGA的开发工具和设计流程 | 第12-15页 |
1.3.1 FPGA开发工具 | 第12-14页 |
1.3.2 FPGA设计流程 | 第14-15页 |
1.4 可重构片内云架构 | 第15-17页 |
1.4.1 经典SOA架构 | 第15-16页 |
1.4.2 SOA三层架构 | 第16-17页 |
1.5 论文的组织构架 | 第17-19页 |
第二章 AVS编码器系统架构 | 第19-33页 |
2.1 编码器整体架构 | 第19-20页 |
2.2 预测编码 | 第20-22页 |
2.2.1 帧内预测 | 第20页 |
2.2.2 帧间预测 | 第20-22页 |
2.3 变换编码 | 第22-26页 |
2.3.1 DCT变换与IDCT变换 | 第22-25页 |
2.3.2 量化与反量化 | 第25-26页 |
2.4 熵编码 | 第26-29页 |
2.4.1 zig-zag扫描 | 第26-27页 |
2.4.2 CAVLC编码算法 | 第27-29页 |
2.5 环路滤波 | 第29-31页 |
2.6 本章小结 | 第31-33页 |
第三章 AVS编码器P帧原子构件的硬件实现 | 第33-57页 |
3.1 预测搜索原子构件 | 第33-42页 |
3.1.1 运动矢量预测 | 第33-34页 |
3.1.2 运动搜索 | 第34-40页 |
3.1.3 运动补偿 | 第40-41页 |
3.1.4 传统搜索算法与新型搜索算法比较 | 第41-42页 |
3.2 整数变换滤波原子构件 | 第42-50页 |
3.2.1 DCT变换/IDCT变换硬件实现 | 第42-45页 |
3.2.2 量化/反量化硬件实现 | 第45-47页 |
3.2.3 环路滤波硬件实现 | 第47-50页 |
3.3 编码原子构件 | 第50-55页 |
3.3.1 Zig-zag扫描 | 第51-52页 |
3.3.2 游程编码 | 第52页 |
3.3.3 码表切换与查询 | 第52-54页 |
3.3.4 指数哥伦布编码 | 第54-55页 |
3.4 本章小结 | 第55-57页 |
第四章 片内云架构实现AVS编码器P帧 | 第57-73页 |
4.1 整体框架设计流程 | 第57页 |
4.2 需求层描述 | 第57-59页 |
4.3 语义层描述 | 第59-62页 |
4.4 服务层描述 | 第62-63页 |
4.5 原子构件数据帧格式 | 第63-66页 |
4.6 AVS编码器P帧片内云架构 | 第66-72页 |
4.7 本章小结 | 第72-73页 |
第五章 仿真验证 | 第73-81页 |
5.1 AVS编码应用指令集 | 第73-74页 |
5.1.1 定序器引擎控制指令集 | 第73-74页 |
5.1.2 AVS运算指令集 | 第74页 |
5.2 定序器指令集仿真 | 第74-76页 |
5.3 预测搜索原子构件仿真 | 第76-77页 |
5.4 整数变换滤波原子构件仿真 | 第77-78页 |
5.5 编码原子构件仿真 | 第78-79页 |
5.6 综合仿真 | 第79-80页 |
5.7 解码验证与显示 | 第80页 |
5.8 本章小结 | 第80-81页 |
第六章 总结与展望 | 第81-83页 |
6.1 本文完成的工作总结 | 第81-82页 |
6.2 后续工作展望 | 第82-83页 |
参考文献 | 第83-87页 |
致谢 | 第87-89页 |
攻读研究生期间发表过的论文 | 第89页 |