跳频信号信道化接收及其参数估计的研究与实现
摘要 | 第3-4页 |
Abstract | 第4页 |
1 绪论 | 第7-13页 |
1.1 课题背景及意义 | 第7-8页 |
1.2 Link-16数据链简介 | 第8-9页 |
1.3 课题的国内外研究现状 | 第9-11页 |
1.3.1 数字信道化技术研究现状 | 第9页 |
1.3.2 跳频信号检测与参数估计研究现状 | 第9-10页 |
1.3.3 FPGA与DSP互连通信研究现状 | 第10-11页 |
1.4 论文主要工作及结构安排 | 第11-13页 |
2 跳频信号的信道化接收 | 第13-34页 |
2.1 引言 | 第13-15页 |
2.2 跳频信号信道化接收算法与仿真 | 第15-26页 |
2.2.1 信号的产生 | 第15-16页 |
2.2.2 带通采样 | 第16-18页 |
2.2.3 正交下变频 | 第18-19页 |
2.2.4 抽取 | 第19-22页 |
2.2.5 基于FFT多相滤波信道化接收机 | 第22-26页 |
2.3 跳频信号信道化接收算法FPGA实现 | 第26-32页 |
2.3.1 正交下变频的实现 | 第27-28页 |
2.3.2 抽取与多相滤波器的实现 | 第28-30页 |
2.3.3 FFT的实现 | 第30-32页 |
2.4 跳频信号信道化接收机的硬件平台验证 | 第32-34页 |
3 跳频脉冲信号的检测与参数估计 | 第34-43页 |
3.1 引言 | 第34-35页 |
3.2 时域检测算法 | 第35-37页 |
3.3 脉冲检测门限设置 | 第37-39页 |
3.4 包络检波的实现 | 第39-40页 |
3.5 时域累积的实现 | 第40-41页 |
3.6 脉冲宽度的测量 | 第41-42页 |
3.7 跳频信号检测与参数估计实现的硬件验证 | 第42-43页 |
4 MSK信号参数估计与解调 | 第43-57页 |
4.1 引言 | 第43-44页 |
4.2 MSK信号参数估计 | 第44-48页 |
4.2.1 最小频移键控(MSK) | 第44-46页 |
4.2.2 MSK信号载频和码元速率的联合估计 | 第46-48页 |
4.3 MSK信号解调 | 第48-53页 |
4.3.1 内插 | 第48-51页 |
4.3.2 MSK信号定时 | 第51-52页 |
4.3.3 1-bit差分解调 | 第52-53页 |
4.4 信号参数估计的实现 | 第53-57页 |
4.4.1 码元速率、载频测量的实现 | 第54-55页 |
4.4.2 MSK信号解调的实现 | 第55-57页 |
5 FPGA与外围设备通信 | 第57-67页 |
5.1 引言 | 第57-59页 |
5.1.1 FPGA硬件架构 | 第57-58页 |
5.1.2 DSP硬件架构 | 第58页 |
5.1.3 VPX接口互联硬件架构 | 第58-59页 |
5.2 FPGA与DSP的通信 | 第59-64页 |
5.2.1 信号传输流程 | 第59-60页 |
5.2.2 RapidIO协议结构 | 第60-61页 |
5.2.3 RapidIO接口设计的实现 | 第61-64页 |
5.3 FPGA板间的通信 | 第64-67页 |
5.3.1 脉冲参数的传输 | 第64-65页 |
5.3.2 FPGA背板间信号转发 | 第65-67页 |
6 总结与展望 | 第67-68页 |
致谢 | 第68-69页 |
参考文献 | 第69-71页 |