异构内存环境下并行程序调度优化系统
| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 1 绪论 | 第8-16页 |
| 1.1 研究背景及意义 | 第8-9页 |
| 1.2 国内外研究现状 | 第9-13页 |
| 1.3 主要研究内容 | 第13-14页 |
| 1.4 文章框架结构 | 第14-16页 |
| 2 异构内存系统总体设计 | 第16-24页 |
| 2.1 异构内存介绍 | 第16-18页 |
| 2.2 异构内存组织结构 | 第18页 |
| 2.3 异构内存系统总体设计思路 | 第18-19页 |
| 2.4 异构内存系统功能模块 | 第19-21页 |
| 2.5 异构内存系统工作流程 | 第21-22页 |
| 2.6 关键问题与难点分析 | 第22-23页 |
| 2.7 小结 | 第23-24页 |
| 3 基于线程访存行为的调度策略研究 | 第24-31页 |
| 3.1 异构内存访存行为 | 第24-26页 |
| 3.2 访存行为监测 | 第26-28页 |
| 3.3 线程优先级确定 | 第28-29页 |
| 3.4 调度策略执行 | 第29-30页 |
| 3.5 小结 | 第30-31页 |
| 4 系统部署与测试 | 第31-42页 |
| 4.1 全系统环境模拟 | 第31-33页 |
| 4.2 异构内存环境模拟 | 第33页 |
| 4.3 测试环境及部署 | 第33-37页 |
| 4.4 系统功能测试 | 第37-39页 |
| 4.5 系统性能测试与结果分析 | 第39-41页 |
| 4.6 小结 | 第41-42页 |
| 5 总结与展望 | 第42-44页 |
| 致谢 | 第44-46页 |
| 参考文献 | 第46-50页 |
| 附录1 攻读硕士研究生期间申请的软件著作版权 | 第50-51页 |
| 附录2 攻读硕士期间参与的项目 | 第51页 |