首页--工业技术论文--无线电电子学、电信技术论文--无线电导航论文--卫星导航系统论文

七通道北斗自适应抗干扰算法与FPGA实现研究

摘要第5-6页
ABSTRACT第6页
第一章 绪论第9-13页
    1.1 课题研究背景及意义第9页
    1.2 北斗导航系统简介第9-10页
    1.3 多通道抗干扰技术研究现状第10-12页
    1.4 本文的主要内容及安排第12-13页
第二章 北斗导航自适应抗干扰算法第13-24页
    2.1 抗干扰技术分类第13-18页
        2.1.1 空域抗干扰第13-16页
        2.1.2 频域抗干扰第16-17页
        2.1.3 空时结合抗干扰第17-18页
    2.2 波束形成第18-20页
        2.2.1 传统波束形成方法第18-19页
        2.2.2 自适应波束形成器第19-20页
    2.3 自适应滤波算法第20-23页
        2.3.1 自适应滤波算法原理第20-21页
        2.3.2 递归最小二乘滤波算法第21页
        2.3.3 最小均方误差滤波算法第21-23页
    2.4 本章小结第23-24页
第三章 七通道自适应抗干扰算法研究第24-45页
    3.1 基于功率倒置的空时抗干扰的迭代实现第24-26页
        3.1.1 功率倒置的LMS实现原理第24-25页
        3.1.2 功率倒置的RLS实现原理第25-26页
    3.2 DLMS算法第26-36页
        3.2.1 DLMS基本原理第26-29页
        3.2.2 重定时技术第29-30页
        3.2.3 TF-RDLMS第30-33页
        3.2.4 DF-RDLMS第33-34页
        3.2.5 TDF-RDLMS第34-36页
        3.2.6 RDLMS结构性能对比第36页
    3.3 抗干扰算法性能仿真实验第36-44页
        3.3.1 LMS算法与RLS算法对比第37-39页
        3.3.2 DLMS与LMS算法对比第39-41页
        3.3.3 DLMS算法参数仿真第41-44页
    3.4 结论第44-45页
第四章 七通道自适应抗干扰FPGA实现第45-68页
    4.1 系统总体设计第45-46页
    4.2 系统硬件平台设计第46-50页
        4.2.1 抗干扰硬件系统的ADC采样电路设计第46-48页
        4.2.2 抗干扰硬件系统的FPGA电路设计第48-49页
        4.2.3 抗干扰硬件系统的DA数模转换电路设计第49-50页
    4.3 七阵元自适应LMS抗干扰算法的FPGA实现第50-67页
        4.3.1 AD数据同步设计第51-53页
        4.3.2 带通滤波器设计第53-57页
        4.3.3 Hilbert滤波器设计第57-60页
        4.3.4 TF-RDLMS算法的FPGA实现第60-65页
        4.3.5 数据内插实现第65-67页
    4.4 设计总结第67-68页
第五章 七通道自适应抗干扰系统的实验测试第68-75页
    5.1 系统测试平台搭建第68-70页
    5.2 测试方法及测量标准第70-71页
    5.3 系统测试结果第71-74页
        5.3.1 单宽带干扰测试第71-73页
        5.3.2 三宽带干扰测试第73页
        5.3.3 六宽带干扰测试第73-74页
    5.4 测试总结第74-75页
第六章 总结与展望第75-77页
    6.1 工作总结第75-76页
    6.2 未来展望第76-77页
致谢第77-78页
参考文献第78-81页
攻硕期间取得的研究成果第81-82页

论文共82页,点击 下载论文
上一篇:超宽带探地雷达天线的研究与设计
下一篇:软件定义网络中时延问题的研究