首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--微型计算机论文--各种微型计算机论文--微处理机论文

一种16位数字信号处理器内核的研究与设计

摘要第2-4页
ABSTRACT第4-5页
第一章 绪论第11-16页
    1.1 课题背景第11-13页
        1.1.1 DSP 应用第11-12页
        1.1.2 DSP 发展历程第12-13页
        1.1.3 我国DSP 发展现状第13页
    1.2 课题来源及其意义第13-15页
    1.3 课题的研究内容和论文安排第15-16页
第二章 rDSP Core 体系结构设计第16-31页
    2.1 rDSP Core 的指令集特点第16-17页
    2.2 rDSP Core 体系结构第17-30页
        2.2.1 流水线控制逻辑第19-20页
        2.2.2 程序地址生成单元第20-22页
        2.2.3 总线结构第22-23页
        2.2.4 数据地址生成器第23-24页
        2.2.5 地址仲裁器第24-25页
        2.2.6 数据运算单元结构第25-29页
        2.2.7 时钟控制单元第29-30页
    2.3 本章小结第30-31页
第三章 rDSP Core 详细设计第31-77页
    3.1 流水线设计第31-50页
        3.1.1 流水线设计考虑因素第31-32页
        3.1.2 流水线的结构设计第32-35页
        3.1.3 流水线冲突控制第35-50页
    3.2 指令译码控制单元第50-63页
        3.2.1 指令分类及其行为总结第51-53页
        3.2.2 指令译码器实现第53-63页
    3.3 Core 内部总线(Core Local Bus)第63-70页
        3.3.1 Core 内部数据传送对总线的要求第63-67页
        3.3.2 内部总线数据交互第67-68页
        3.3.3 内外总线的数据交互第68-70页
    3.4 低功耗设计第70-76页
        3.4.1 低功耗模式第70-72页
        3.4.2 时钟管理单元第72-74页
        3.4.3 门控时钟技术第74-76页
    3.5 本章小结第76-77页
第四章 rDSP Core 功能验证及实现结果第77-94页
    4.1 rDSP Core 功能验证策略第77-79页
    4.2 rDSP Core 功能验证平台第79-84页
        4.2.1 验证平台流程第79-82页
        4.2.2 标准参考模型构建第82-84页
    4.3 指令集功能验证第84-91页
        4.3.1 单指令验证第84-87页
        4.3.2 多指令序列验证第87-88页
        4.3.3 基于应用程序的验证第88-91页
    4.4 逻辑综合第91-93页
    4.5 rDSP 整体实现结果第93页
    4.6 本章小结第93-94页
第五章 总结和展望第94-96页
参考文献第96-99页
致谢第99-100页
攻读硕士期间发表的学术论文目录第100-102页

论文共102页,点击 下载论文
上一篇:基于Intel Montevina平台的个人便携式电脑的设计与实现
下一篇:基于直放站模型算法的无线网络优化研究