摘要 | 第2-4页 |
ABSTRACT | 第4-5页 |
第一章 绪论 | 第11-16页 |
1.1 课题背景 | 第11-13页 |
1.1.1 DSP 应用 | 第11-12页 |
1.1.2 DSP 发展历程 | 第12-13页 |
1.1.3 我国DSP 发展现状 | 第13页 |
1.2 课题来源及其意义 | 第13-15页 |
1.3 课题的研究内容和论文安排 | 第15-16页 |
第二章 rDSP Core 体系结构设计 | 第16-31页 |
2.1 rDSP Core 的指令集特点 | 第16-17页 |
2.2 rDSP Core 体系结构 | 第17-30页 |
2.2.1 流水线控制逻辑 | 第19-20页 |
2.2.2 程序地址生成单元 | 第20-22页 |
2.2.3 总线结构 | 第22-23页 |
2.2.4 数据地址生成器 | 第23-24页 |
2.2.5 地址仲裁器 | 第24-25页 |
2.2.6 数据运算单元结构 | 第25-29页 |
2.2.7 时钟控制单元 | 第29-30页 |
2.3 本章小结 | 第30-31页 |
第三章 rDSP Core 详细设计 | 第31-77页 |
3.1 流水线设计 | 第31-50页 |
3.1.1 流水线设计考虑因素 | 第31-32页 |
3.1.2 流水线的结构设计 | 第32-35页 |
3.1.3 流水线冲突控制 | 第35-50页 |
3.2 指令译码控制单元 | 第50-63页 |
3.2.1 指令分类及其行为总结 | 第51-53页 |
3.2.2 指令译码器实现 | 第53-63页 |
3.3 Core 内部总线(Core Local Bus) | 第63-70页 |
3.3.1 Core 内部数据传送对总线的要求 | 第63-67页 |
3.3.2 内部总线数据交互 | 第67-68页 |
3.3.3 内外总线的数据交互 | 第68-70页 |
3.4 低功耗设计 | 第70-76页 |
3.4.1 低功耗模式 | 第70-72页 |
3.4.2 时钟管理单元 | 第72-74页 |
3.4.3 门控时钟技术 | 第74-76页 |
3.5 本章小结 | 第76-77页 |
第四章 rDSP Core 功能验证及实现结果 | 第77-94页 |
4.1 rDSP Core 功能验证策略 | 第77-79页 |
4.2 rDSP Core 功能验证平台 | 第79-84页 |
4.2.1 验证平台流程 | 第79-82页 |
4.2.2 标准参考模型构建 | 第82-84页 |
4.3 指令集功能验证 | 第84-91页 |
4.3.1 单指令验证 | 第84-87页 |
4.3.2 多指令序列验证 | 第87-88页 |
4.3.3 基于应用程序的验证 | 第88-91页 |
4.4 逻辑综合 | 第91-93页 |
4.5 rDSP 整体实现结果 | 第93页 |
4.6 本章小结 | 第93-94页 |
第五章 总结和展望 | 第94-96页 |
参考文献 | 第96-99页 |
致谢 | 第99-100页 |
攻读硕士期间发表的学术论文目录 | 第100-102页 |