基于TI5000系列DSP多功能实验系统的开发研究
学位论文数据集 | 第3-4页 |
摘要 | 第4-5页 |
Abstract | 第5页 |
目录 | 第6-9页 |
Contents | 第9-11页 |
第一章 绪论 | 第11-20页 |
1.1 课题背景 | 第11页 |
1.2 本论文研究的主要内容 | 第11-12页 |
1.3 DSP实验系统概述 | 第12-13页 |
1.4 DSP概述 | 第13-15页 |
1.5 CPLD介绍 | 第15-17页 |
1.6 系统简要介绍 | 第17-20页 |
1.6.1 硬件设计 | 第17-18页 |
1.6.2 软件设计 | 第18-20页 |
第二章 DSP最小系统设计 | 第20-22页 |
2.1 TMS320VS5416介绍 | 第20-21页 |
2.2 电源模块 | 第21页 |
2.3 JTAG接口 | 第21-22页 |
第三章 CPLD的开发 | 第22-30页 |
3.1 95144XL CPLD芯片介绍 | 第22-23页 |
3.2 CPLD硬件设计 | 第23-25页 |
3.3 CPLD软件设计 | 第25-30页 |
3.3.1 VHDL语言简介 | 第25-26页 |
3.3.2 时序逻辑 | 第26-27页 |
3.3.3 程序设计 | 第27-30页 |
第四章 语音处理系统 | 第30-35页 |
4.1 AIC23芯片介绍 | 第30页 |
4.2 语音处理模块硬件设计 | 第30-32页 |
4.3 语音处理的软件设计 | 第32-35页 |
4.3.1 MCBSP的配置 | 第33-34页 |
4.3.2 AIC23的初始化 | 第34-35页 |
第五章 USB通信 | 第35-37页 |
5.1 PDIUSBD12介绍 | 第35页 |
5.2 USB模块硬件设计 | 第35-37页 |
第六章 UART通信 | 第37-45页 |
6.1 16C550C介绍 | 第37-40页 |
6.1.1 16C550C的特性 | 第37-38页 |
6.1.2 串行转换原理 | 第38页 |
6.1.3 波特率计算 | 第38-39页 |
6.1.4 16C550C的可编程性 | 第39页 |
6.1.5 16C550C的并行数据接口 | 第39-40页 |
6.1.6 16C550C的串行数据接口 | 第40页 |
6.2 串行通信模块硬件设计 | 第40-43页 |
6.2.1 与DSP的并行数据接口 | 第41-42页 |
6.2.2 与串行设备的数据接口 | 第42-43页 |
6.3 串行通信模块软件设计 | 第43-45页 |
第七章 A/D采样设计 | 第45-49页 |
7.1 TLV2544芯片介绍 | 第45页 |
7.2 A/D采样的硬件设计 | 第45-46页 |
7.3 A/D采样的软件设计 | 第46-49页 |
第八章 液晶键盘模块 | 第49-51页 |
8.1 硬件设计 | 第49页 |
8.2 软件设计 | 第49-51页 |
第九章 flash烧写 | 第51-56页 |
9.1 生成自举表 | 第51-52页 |
9.2 程序烧写 | 第52-53页 |
9.3 DSP上电自举 | 第53-56页 |
第十章 结论 | 第56-57页 |
参考文献 | 第57-59页 |
致谢 | 第59-60页 |
研究成果及发表的学术论文 | 第60-61页 |
作者简介 | 第61-62页 |
附件 | 第62-63页 |