| 摘要 | 第4-5页 |
| Abstract | 第5-6页 |
| 1 绪论 | 第9-15页 |
| 1.1 研究背景及意义 | 第9-11页 |
| 1.2 国内外研究现状 | 第11-14页 |
| 1.3 论文内容安排 | 第14-15页 |
| 2 复杂阵列信号实时处理系统介绍 | 第15-24页 |
| 2.1 系统概述 | 第15-18页 |
| 2.2 系统需求分析 | 第18-23页 |
| 2.3 本章小结 | 第23-24页 |
| 3 复杂阵列信号实时处理系统架构研究 | 第24-46页 |
| 3.1 引言 | 第24页 |
| 3.2 阵列信号实时处理系统基本硬件架构 | 第24-34页 |
| 3.3 开放系统架构 | 第34-45页 |
| 3.4 本章小结 | 第45-46页 |
| 4 阵列信号实时处理系统硬件平台设计 | 第46-58页 |
| 4.1 系统硬件平台基本架构选择 | 第46-47页 |
| 4.2 功能模块设计与选型 | 第47-54页 |
| 4.3 系统总体硬件架构设计 | 第54-57页 |
| 4.4 本章小结 | 第57-58页 |
| 5 阵列信号实时处理系统资源评估及处理任务分配 | 第58-109页 |
| 5.1 引言 | 第58页 |
| 5.2 FPGA资源消耗评估 | 第58-72页 |
| 5.3 协处理器实时处理性能评估 | 第72-84页 |
| 5.4 阵列信号实时处理系统硬件架构及处理任务分配 | 第84-97页 |
| 5.5 系统性能测试 | 第97-107页 |
| 5.6 本章小结 | 第107-109页 |
| 6 总结与展望 | 第109-111页 |
| 6.1 工作总结 | 第109-110页 |
| 6.2 工作展望 | 第110-111页 |
| 致谢 | 第111-113页 |
| 参考文献 | 第113-118页 |