致谢 | 第4-5页 |
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
1 引言 | 第11-17页 |
1.1 课题研究目的及意义 | 第11-12页 |
1.2 国内外研究现状 | 第12-15页 |
1.2.1 图像压缩标准发展现状 | 第12-14页 |
1.2.2 图像压缩实现技术现状 | 第14-15页 |
1.3 论文主要工作及组织 | 第15-17页 |
2 TMS320C6678多核DSP | 第17-35页 |
2.1 TMS320C6678概述 | 第17-20页 |
2.1.1 KeyStone架构 | 第17页 |
2.1.2 TMS320C6678主要特性 | 第17-20页 |
2.2 TMS320C6678软件编程 | 第20-25页 |
2.2.1 SYS/BIOS RTOS | 第20-21页 |
2.2.2 存储结构管理 | 第21-23页 |
2.2.3 代码优化 | 第23-25页 |
2.3 TMS320C6678核间通信 | 第25-29页 |
2.3.1 核间中断 | 第26-27页 |
2.3.2 OpenMP | 第27-28页 |
2.3.3 Multicore Navigator | 第28-29页 |
2.4 TMS320C6678多核并行方案 | 第29-31页 |
2.4.1 主从模型 | 第29页 |
2.4.2 数据流模型 | 第29-30页 |
2.4.3 OpenMP模型 | 第30-31页 |
2.4.4 混合模型 | 第31页 |
2.5 TMS320C6678多核加载模式 | 第31-33页 |
2.5.1 多核加载模式简介 | 第32-33页 |
2.5.2 多核部署工具MAD | 第33页 |
2.6 本章小结 | 第33-35页 |
3 H.264编码器并行技术分析 | 第35-44页 |
3.1 H.264编码标准简介 | 第35-37页 |
3.1.1 编码流程 | 第35-36页 |
3.1.2 编码器开源代码 | 第36-37页 |
3.2 并行算法介绍 | 第37-38页 |
3.3 H.264并行编码技术 | 第38-43页 |
3.3.1 GOP级并行编码 | 第39-40页 |
3.3.2 Frame级并行编码 | 第40-41页 |
3.3.3 Slice级并行编码 | 第41-42页 |
3.3.4 Macro Block级并行编码 | 第42-43页 |
3.4 本章小结 | 第43-44页 |
4 H.264编码器在多核DSP上的实现 | 第44-65页 |
4.1 图像压缩平台 | 第44-46页 |
4.2 x264编码器移植 | 第46-50页 |
4.2.1 x264编码器 | 第46-48页 |
4.2.2 x264编码DSP化 | 第48-50页 |
4.3 x264多核并行编码 | 第50-56页 |
4.3.1 压缩平台配置 | 第50-52页 |
4.3.2 片划分算法介绍 | 第52-55页 |
4.3.3 并行结果分析 | 第55-56页 |
4.4 x264代码优化 | 第56-64页 |
4.4.1 项目级优化 | 第56-57页 |
4.4.2 内联函数与Intrinsics级优化 | 第57-59页 |
4.4.3 软件流水优化 | 第59-61页 |
4.4.4 其它优化措施 | 第61-63页 |
4.4.5 最终结果 | 第63-64页 |
4.5 本章小结 | 第64-65页 |
5 总结与展望 | 第65-67页 |
5.1 总结 | 第65-66页 |
5.2 展望 | 第66-67页 |
参考文献 | 第67-71页 |
作者简介及在学期间发表的学术论文与研究成果 | 第71页 |