基于蔡氏系统的分岔显示技术研究及电路设计
中文摘要 | 第3-4页 |
Abstract | 第4页 |
第一章 绪论 | 第8-13页 |
1.1 论文研究的背景及意义 | 第8-10页 |
1.2 国内外发展和研究现状 | 第10-12页 |
1.3 结构框架和主要内容 | 第12-13页 |
第二章 混沌及分岔理论 | 第13-22页 |
2.1 混沌定义及特点 | 第13-15页 |
2.1.1 混沌定义 | 第13-14页 |
2.1.2 混沌的特点 | 第14-15页 |
2.2 混沌的研究方法 | 第15-18页 |
2.3 平衡点类型 | 第18-20页 |
2.4 分岔类型 | 第20-21页 |
2.5 本章小结 | 第21-22页 |
第三章 蔡氏系统及稳定性分析 | 第22-30页 |
3.1 蔡氏系统 | 第22-26页 |
3.1.1 蔡氏电路 | 第22-25页 |
3.1.2 蔡氏归一化方程 | 第25-26页 |
3.2 蔡氏系统稳定性分析 | 第26-29页 |
3.2.1 平衡点 | 第26-27页 |
3.2.2 特征值 | 第27-29页 |
3.3 本章小结 | 第29-30页 |
第四章 蔡氏系统分岔实验 | 第30-38页 |
4.1 蔡氏系统仿真实验 | 第30-33页 |
4.2 蔡氏电路测试 | 第33-36页 |
4.3 分岔仿真实验 | 第36-37页 |
4.4 本章小结 | 第37-38页 |
第五章 分岔显示电路系统设计 | 第38-65页 |
5.1 分岔显示技术 | 第38-40页 |
5.2 设计方案描述 | 第40-41页 |
5.3 各模块电路设计 | 第41-54页 |
5.3.1 可控电阻阵列模块 | 第41-44页 |
5.3.1.1 电路设计 | 第41-42页 |
5.3.1.2 电路测试 | 第42-44页 |
5.3.2 同步阶梯波模块 | 第44-48页 |
5.3.2.1 原理分析 | 第44-46页 |
5.3.2.2 电路设计 | 第46-47页 |
5.3.2.3 电路测试 | 第47-48页 |
5.3.3 采样模块 | 第48-54页 |
5.3.3.1 原理分析 | 第48-50页 |
5.3.3.2 电路设计 | 第50-52页 |
5.3.3.3 电路测试 | 第52-54页 |
5.4 系统测试 | 第54-63页 |
5.4.1 系统分析 | 第54-55页 |
5.4.2 系统测试 | 第55-63页 |
5.4.2.1 CPLD仿真测试 | 第55-57页 |
5.4.2.2 系统总测试 | 第57-63页 |
5.5 本章小结 | 第63-65页 |
结论 | 第65-67页 |
参考文献 | 第67-72页 |
致谢 | 第72-73页 |
攻读硕士学位期间科研成果 | 第73-74页 |