单总线数据传输方案研究
摘要 | 第1-4页 |
Abstract | 第4-7页 |
1 绪论 | 第7-11页 |
·课题背景 | 第7-8页 |
·概述 | 第7页 |
·电子时间引信的发展与军事需求 | 第7-8页 |
·总线型数据传输方案概述 | 第8-9页 |
·单总线数据传输方案简介及其应用 | 第8页 |
·其他常用总线数据传输方案简介及其应用 | 第8-9页 |
·课题研究意义 | 第9页 |
·论文研究内容及结构 | 第9-11页 |
2 单总线传输系统基本原理与仿真 | 第11-22页 |
·单总线系统数据传输方式选择与分析 | 第11-12页 |
·数字基带系统传输信号与传输码型的选择 | 第11-12页 |
·数字基带传输系统的码间串扰分析 | 第12页 |
·单总线系统中的传输线路选择与分析 | 第12-19页 |
·传输线的一些基本理论 | 第13-14页 |
·常用的传输媒质 | 第14-17页 |
·通信线路的传输损耗与解决方案 | 第17-19页 |
·单总线传输系统收发模块仿真设计 | 第19-22页 |
·数据传输仿真模型建立 | 第19-20页 |
·仿真结果 | 第20-22页 |
3 数据传输系统误码率分析 | 第22-33页 |
·关于数字信号的一些统计特性 | 第22-24页 |
·二进制信号的最佳接收误码率分析 | 第24-28页 |
·数字信号传输中的最佳接收分析 | 第24-25页 |
·二进制数字信号传输中的最佳接收分析 | 第25-26页 |
·二进制数字信号传输中的最佳接收误码率分析 | 第26-28页 |
·实际系统中的误码率测试过程分析 | 第28-33页 |
·m序列的概念及其产生 | 第29-31页 |
·系统中误码的检测方法 | 第31-33页 |
4 基于单总线的电子时间引信装定系统设计 | 第33-52页 |
·系统硬件设计 | 第33-44页 |
·主机系统电源模块设计 | 第34-35页 |
·基于STM32的嵌入式主控系统设计 | 第35-42页 |
·基于CPLD的主机逻辑控制模块设计 | 第42-43页 |
·从机系统设计 | 第43-44页 |
·系统软件设计 | 第44-52页 |
·基于STM32的嵌入式系统软件设计 | 第45-48页 |
·基于CPLD的逻辑控制模块软件设计 | 第48-49页 |
·基于PIC单片机的从机软件设计 | 第49-52页 |
5 系统调试与测试 | 第52-62页 |
·硬件部分调试 | 第52-56页 |
·单总线数据通信系统主机部分硬件调试 | 第52-55页 |
·单总线数据通信系统从机部分硬件调试 | 第55-56页 |
·软件部分调试 | 第56-58页 |
·单总线数据通信系统主机部分软件调试 | 第57页 |
·单总线数据通信系统从机部分软件调试 | 第57-58页 |
·系统测试 | 第58-62页 |
·单总线系统数据通信测试 | 第58-60页 |
·单总线系统数据通信误码率测试 | 第60-62页 |
结束语 | 第62-63页 |
致谢 | 第63-64页 |
参考文献 | 第64-67页 |
附件A 系统整体电路原理图 | 第67-68页 |
附件B 主控电路板 | 第68页 |
附件C 逻辑控制电路板 | 第68-69页 |
附件D 主机系统硬件效果图 | 第69页 |
附件E 从机硬件效果图 | 第69-70页 |
附件F 攻读硕士学位期间学术及科研情况 | 第70页 |