摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
第一章 绪论 | 第8-11页 |
·课题的背景及目的 | 第8-9页 |
·国内外研究现状和发展趋势 | 第9-10页 |
·本论文所完成的工作 | 第10-11页 |
第二章 任意波形发生器系统设计 | 第11-16页 |
·合成仪器整体方案设计 | 第11-12页 |
·任意波形发生器的研制目标 | 第12-13页 |
·任意波形发生器的技术指标 | 第13页 |
·任意波形发生器设计方案 | 第13-15页 |
·本章小结 | 第15-16页 |
第三章 各单元模块设计 | 第16-51页 |
·时钟产生电路设计 | 第16-25页 |
·ADF4350 外围电路设计 | 第16-18页 |
·ADF4350 外部滤波模块设计 | 第18页 |
·ADF4350 输出电路设计 | 第18-20页 |
·ADF4350 配置 | 第20-23页 |
·ADF4350 配置仿真 | 第23-25页 |
·高速 AD9739 模块设计 | 第25-29页 |
·AD9739 外围电路设计 | 第26-27页 |
·AD9739 配置 | 第27-29页 |
·AD9739 配置仿真 | 第29页 |
·FPGA 和 AD9739 实现高速信号产生 | 第29-34页 |
·Virtex-5 FPGA I/O 结构 | 第30-33页 |
·FPGA 和 AD9739 实现高速信号产生 | 第33-34页 |
·数据缓存 DDR2-SDRAM 模块 | 第34-41页 |
·DDR2-SDRAM 主要引脚介绍 | 第36-37页 |
·DDR2-SDRAM 基本操作与时序 | 第37-40页 |
·DDR2-SDRAM 初始化 | 第40-41页 |
·DDR2-SDRAM 的 FPGA 控制逻辑设计 | 第41-47页 |
·时钟产生模块 | 第42-43页 |
·DDR2 控制器模块 | 第43-45页 |
·DDR2 控制器模块仿真与验证 | 第45-47页 |
·触发电路设计 | 第47-49页 |
·电源电路设计 | 第49-50页 |
·本章小结 | 第50-51页 |
第四章 高速 PCB 设计及 Allegro SI 仿真 | 第51-62页 |
·信号反射 | 第51-54页 |
·传输线效应 | 第51-52页 |
·信号反射的抑制 | 第52-54页 |
·电源去耦 | 第54-56页 |
·Allegro PCB 设计及 SI 仿真 | 第56-61页 |
·Allegro PCB 设计 | 第56-59页 |
·Allegro SI 仿真 | 第59-61页 |
·本章小结 | 第61-62页 |
第五章 硬件电路调试与分析 | 第62-69页 |
·调试环境 | 第62-63页 |
·时钟产生电路调试 | 第63-65页 |
·时钟电路遇到的问题及解决办法 | 第64-65页 |
·AD9739 电路调试 | 第65-69页 |
·AD9739 电路调试遇到的问题及解决办法 | 第67-69页 |
第六章 结束语 | 第69-70页 |
致谢 | 第70-71页 |
参考文献 | 第71-73页 |
附录 | 第73-74页 |
硕士期间的科研和研究成果 | 第74-75页 |