第一章 EDA的发展历程及其应用 | 第1-21页 |
1.1 电子设计自动化(EDA)发展概述 | 第7-10页 |
1.1.1 什么是电子设计自动化(EDA) | 第7-8页 |
1.1.2 EDA的发展历史 | 第8-9页 |
1.1.3 EDA的应用 | 第9-10页 |
1.2 基于EDA工具的FPGA/CPLD开发 | 第10-15页 |
1.2.1 FPGA/CPLD简介 | 第10-11页 |
1.2.2 基于EDA工具的FPGA/CPLD开发流程 | 第11-13页 |
1.2.3 用FPGA/CPLD进行开发的优缺点 | 第13-15页 |
1.3 硬件描述语言(HDL) | 第15-19页 |
1.3.1 VHDL语言简介 | 第15-16页 |
1.3.2 VHDL语言设计步骤 | 第16-18页 |
1.3.3 利用VHDL语言开发的优点 | 第18-19页 |
1.4 MAXPLUSII简介 | 第19-21页 |
第二章 频率测量 | 第21-27页 |
2.1 常用频率测量方法 | 第21页 |
2.2 电子记数器测频原理 | 第21-22页 |
2.3 电子计数器测频误差 | 第22-24页 |
2.3.1 时间基准误差 | 第23页 |
2.3.2 脉冲记数相对误差--误差 | 第23-24页 |
2.4 多周期同步测频法 | 第24-25页 |
2.5 平均测量技术 | 第25-27页 |
第三章 数字频率计的系统设计 | 第27-32页 |
3.1 用FPGA实现数字频率计 | 第27-28页 |
3.2 数字频率计的系统设计 | 第28-32页 |
第四章 数字频率计的VHDL语言实现 | 第32-50页 |
4.1 控制模块 | 第32-35页 |
4.1.1 模块输入、输出 | 第32-33页 |
4.1.2 模块流程 | 第33-34页 |
4.1.3 控制模块小结 | 第34-35页 |
4.2 基准时间产生模块 | 第35-38页 |
4.2.1 模块输入、输出 | 第35-36页 |
4.2.2 模块流程 | 第36-37页 |
4.2.3 基准时间产生模块小结 | 第37-38页 |
4.3 计数模块 | 第38-41页 |
4.3.1 模块输入、输出 | 第38-39页 |
4.3.2 模块流程 | 第39-41页 |
4.3.3 计数模块小结 | 第41页 |
4.4 优化模块 | 第41-44页 |
4.4.1 模块输入、输出 | 第42页 |
4.4.2 模块流程 | 第42-44页 |
4.4.3 优化模块小结 | 第44页 |
4.5 显示模块 | 第44-48页 |
4.5.1 模块输入、输出 | 第45页 |
4.5.2 模块流程 | 第45-47页 |
4.5.3 显示模块小结 | 第47-48页 |
4.6 频率计系统模块构成 | 第48-50页 |
4.6.1 频率计系统的输入、输出 | 第48-49页 |
4.6.2 频率计系统说明 | 第49-50页 |
第五章 前沿发展趋势及开发体会总结 | 第50-57页 |
5.1 前沿发展趋势 | 第50-55页 |
5.1.1 深亚微米集成电路设计 | 第50-52页 |
5.1.2 可测性综合 | 第52-53页 |
5.1.3 系统芯片(SOC) | 第53-55页 |
5.2 系统开发的几点体会 | 第55-57页 |
5.2.1 系统模块开发的重要性 | 第55-56页 |
5.2.2 VHDL语言的特殊性 | 第56页 |
5.2.3 器件时延对系统实现的影响 | 第56-57页 |
致谢 | 第57-58页 |
参考文献 | 第58页 |