摘要 | 第1页 |
ABSTRACT | 第3-6页 |
第一章 绪论 | 第6-15页 |
·Turbo 码的提出 | 第6-11页 |
·通信系统模型 | 第6-7页 |
·信道编码理论及其发展 | 第7-10页 |
·Turbo 码编码方案的提出 | 第10-11页 |
·Turbo 码的研究现状 | 第11-14页 |
·本文的主要工作及内容安排 | 第14-15页 |
第二章 Turbo 码编译码器及其译码算法 | 第15-31页 |
·Turbo 码编码原理 | 第15-17页 |
·Turbo 编码器结构 | 第15-16页 |
·Turbo 码分量码的配置 | 第16-17页 |
·删余矩阵 | 第17页 |
·交织器 | 第17-20页 |
·规则交织器 | 第18-19页 |
·行列交织器 | 第18-19页 |
·螺旋交织器 | 第19页 |
·随机交织器 | 第19-20页 |
·Turbo 码译码器的结构及其迭代译码算法 | 第20-23页 |
·Turbo 码的迭代译码原理 | 第20-22页 |
·似然译码 | 第20-22页 |
·Turbo 译码器的结构 | 第22-23页 |
·MAP 译码算法 | 第23-27页 |
·MAP 译码算法的原理 | 第23-25页 |
·MAP 算法中向量的计算 | 第25-27页 |
·Log-MAP 译码算法 | 第27-30页 |
·小结 | 第30-31页 |
第三章 Turbo 码译码算法的简化及译码器的设计 | 第31-38页 |
·滑动窗技术 | 第31-32页 |
·滑动窗 Log-MAP 算法的简化 | 第32-34页 |
·Turbo 码译码器的设计 | 第34-35页 |
·校正函数fc(z) 查找表 | 第35-36页 |
·数值量化 | 第36-37页 |
·小结 | 第37-38页 |
第四章 基于 FPGA 的 Turbo 码译码器实现 | 第38-50页 |
·FPGA 开发系统简介 | 第38-40页 |
·3G 标准建议的 Turbo 码 | 第40页 |
·Turbo 译码器的FPGA 实现 | 第40-47页 |
·接收数据解复接电路的设计 | 第41-42页 |
·分支度量 D_k~(i,m)计算电路 | 第42-44页 |
·前向路径度量计算电路 | 第44-45页 |
·后向路径度量计算电路 | 第45页 |
·似然比计算、外信息计算、判决输出 | 第45-47页 |
·译码器的整体结构 | 第47页 |
·交织器的 FPGA 实现 | 第47-49页 |
·仿真结果分析 | 第49页 |
·小结 | 第49-50页 |
第五章 结束语 | 第50-51页 |
参考文献 | 第51-55页 |
致谢 | 第55-56页 |
在学期间发表的学术论文和参加科研情况 | 第56页 |