| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 引言 | 第8-9页 |
| 第一章 频率合成综述 | 第9-13页 |
| ·频率合成概念及技术指标 | 第9-10页 |
| ·频率合成技术的发展 | 第10-13页 |
| 第二章 DDS 频率合成技术研究 | 第13-28页 |
| ·DDS 的基本原理 | 第13-15页 |
| ·DDS 的理论基础 | 第13页 |
| ·DDS 技术的工作原理 | 第13-15页 |
| ·DDS 的结构 | 第15-16页 |
| ·DDS 的输出频谱 | 第16-25页 |
| ·理想DDS 的输出频谱 | 第17-18页 |
| ·含有噪声源的DDS 输出谱 | 第18-25页 |
| ·DDS 芯片介绍 | 第25-28页 |
| 第三章 PLL 频率合成技术研究 | 第28-43页 |
| ·锁相环路的组成及工作原理 | 第28-34页 |
| ·锁相环工作过程的定性分析 | 第34-36页 |
| ·锁相环性能及其应用 | 第36-43页 |
| ·锁相环线性相位分析 | 第36-37页 |
| ·锁相环稳定性分析 | 第37-38页 |
| ·锁相环跟踪性能分析 | 第38-39页 |
| ·锁相环的噪声性能分析 | 第39-41页 |
| ·锁相环捕获性能分析 | 第41-43页 |
| 第四章 DDS+PLL 频率合成技术研究 | 第43-50页 |
| ·DDS+PLL 频率合成技术概述 | 第43页 |
| ·DDS+PLL 频率合成技术常用方案 | 第43-44页 |
| ·DDS +PLL 频率合成性能分析 | 第44-50页 |
| ·DDS+ PLL 系统的频谱 | 第45-48页 |
| ·DDS+ PLL 系统的杂散指标 | 第48-49页 |
| ·DDS+ PLL 系统的跳频时间 | 第49-50页 |
| 第五章10MHz-3GHz 宽带高性能信号源系统研制 | 第50-75页 |
| ·项目指标及功能要求 | 第50-51页 |
| ·方案的设计及论证 | 第51-57页 |
| ·射频部分系统方案以及总体工作原理 | 第51-55页 |
| ·方案的可行性论证 | 第55-57页 |
| ·10MHz~3GHz 的信号源的设计与实现 | 第57-75页 |
| ·DDS 的设计与实现 | 第57-62页 |
| ·0.8GHz~1.6GHz 的宽带取样混频器的设计与实现 | 第62-66页 |
| ·0.8GHz~1.6GHz 主环路设计 | 第66-69页 |
| ·系统的联合调试 | 第69-75页 |
| 结论 | 第75-76页 |
| 致谢 | 第76-77页 |
| 参考文献 | 第77-79页 |
| 附录 | 第79-83页 |
| 个人简历 | 第83-84页 |