| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 绪论 | 第8-13页 |
| ·合成孔径雷达模拟技术及其意义 | 第8-9页 |
| ·合成孔径雷达模拟的国内外现状 | 第9-12页 |
| ·本文结构安排 | 第12-13页 |
| 第二章 SAR 回波信号模拟器硬件总体设计 | 第13-24页 |
| ·项目背景 | 第13页 |
| ·系统总体指标和要求 | 第13-14页 |
| ·系统结构 | 第14-24页 |
| ·总体方案 | 第14-15页 |
| ·DSPs+FPGA 结构的优点 | 第15-16页 |
| ·运算量和数据量 | 第16-19页 |
| ·芯片选择 | 第19-24页 |
| 第三章 并行处理板系统设计 | 第24-39页 |
| ·并行处理板系统架构 | 第24-26页 |
| ·ADSP-TS203 芯片 | 第26-30页 |
| ·ADSP-TS203S 内核结构 | 第27-29页 |
| ·ADSP-TS203S 存储器空间 | 第29页 |
| ·ADSP-TS203S 的多处理器接口 | 第29-30页 |
| ·系统各个模块设计 | 第30-39页 |
| ·时钟模块设计 | 第30-31页 |
| ·Link Port 接口设计 | 第31-32页 |
| ·DSPs 阻抗控制和驱动强度 | 第32页 |
| ·SDRAM 接口设计 | 第32-34页 |
| ·DSPs 加载设计 | 第34-35页 |
| ·复位设计 | 第35-36页 |
| ·功耗估计和电源设计 | 第36-37页 |
| ·JTAG 接口设计 | 第37-38页 |
| ·FLAG 设计 | 第38-39页 |
| 第四章 并行处理板PCI 总线接口设计 | 第39-50页 |
| ·PCI 总线接口要求 | 第39-40页 |
| ·方案选择 | 第40-41页 |
| ·PCI 总线概述 | 第41-42页 |
| ·PCI 接口芯片PCI9054 | 第42-43页 |
| ·PCI9054 主要特点 | 第42-43页 |
| ·PCI9054 工作模式和传输方式 | 第43页 |
| ·FPGA 芯片XC3S200 | 第43-44页 |
| ·XC3S200 芯片资源 | 第43-44页 |
| ·EEPROM 加载配置 | 第44页 |
| ·FPGA 逻辑设计 | 第44-50页 |
| ·PCI9054 读写时序设计 | 第45-46页 |
| ·ADSP-TS203S 的HOST 接口时序设计 | 第46-48页 |
| ·中断和访问控制 | 第48-49页 |
| ·时序仿真 | 第49-50页 |
| 第五章 高速板设计和系统测试 | 第50-62页 |
| ·PCB 设计 | 第50-56页 |
| ·时钟分布 | 第50页 |
| ·阻抗控制 | 第50-51页 |
| ·布局、叠层和布线 | 第51-54页 |
| ·性能分析 | 第54-56页 |
| ·系统调试和测试 | 第56-62页 |
| ·系统调试步骤 | 第56-58页 |
| ·PCI 接口调试 | 第58-59页 |
| ·点目标回波模拟测试 | 第59-62页 |
| 第六章 结束语 | 第62-64页 |
| 致谢 | 第64-65页 |
| 参考文献 | 第65-66页 |
| 攻读硕士期间的研究成果 | 第66页 |