| 第1章 绪论 | 第1-12页 |
| ·软件无线电概念的提出 | 第9页 |
| ·研究软件无线电的基本概念 | 第9-10页 |
| ·本课题研究目的和主要工作简介 | 第10-12页 |
| 第2章 折衷方案的研究 | 第12-23页 |
| ·实时处理技术 | 第12-16页 |
| ·实时的定义 | 第12-14页 |
| ·进程结构 | 第14-16页 |
| ·折衷方案研究 | 第16-20页 |
| ·算法空间 | 第16-17页 |
| ·软件-硬件折衷 | 第17-18页 |
| ·空间-时间折衷 | 第18页 |
| ·硬件空间-时间折衷 | 第18页 |
| ·算法和硬件结构之间的映射 | 第18-20页 |
| ·并行处理技术 | 第20-22页 |
| ·实现并行处理的途径 | 第20-21页 |
| ·并行体系结构模型 | 第21-22页 |
| ·本章小结 | 第22-23页 |
| 第3章 并行算法概述 | 第23-30页 |
| ·并行算法的若干概念和性能参数 | 第23-26页 |
| ·并行算法的定义 | 第23页 |
| ·并行算法的分类 | 第23-24页 |
| ·并行算法的性能指标 | 第24-26页 |
| ·并行算法设计和实现 | 第26-29页 |
| ·并行算法设计原则 | 第26-27页 |
| ·并行算法实现方法 | 第27-29页 |
| ·本章小结 | 第29-30页 |
| 第4章 并行处理系统DSP器件的选择及其特点 | 第30-42页 |
| ·引言 | 第30页 |
| ·选择数字信号处理器的相关原则 | 第30-32页 |
| ·相关DSP器件介绍 | 第32-34页 |
| ·并行信号处理系统中央处理器的选型 | 第34-37页 |
| ·ADSP21160性能特点 | 第37-40页 |
| ·本章小结 | 第40-42页 |
| 第5章 并行处理系统设计方案及算法实现 | 第42-64页 |
| ·基于ADSP21160的并行信号处理系统的设计方案 | 第42-44页 |
| ·拓扑方式的选择 | 第42-43页 |
| ·系统结构的设计 | 第43-44页 |
| ·ADSP21160的软件开发平台 | 第44-49页 |
| ·ADSP21160的软件开发平台VisualDSP++特点 | 第45-47页 |
| ·软件设计中使用的算法 | 第47-49页 |
| ·FFT算法的并行实现 | 第49-63页 |
| ·FFT算法内在并行性 | 第50-51页 |
| ·SIMD型机上FFT算法 | 第51-52页 |
| ·SIMD在快速傅立叶变换中的应用 | 第52-53页 |
| ·ADSP21160对SIMD的支持 | 第53页 |
| ·算法分析及实现原理 | 第53-59页 |
| ·系统仿真及性能分析 | 第59-63页 |
| ·本章小结 | 第63-64页 |
| 结论 | 第64-65页 |
| 参考文献 | 第65-67页 |
| 攻读硕士学位期间所发表的论文和取得的科研成果 | 第67-68页 |
| 致谢 | 第68-69页 |
| 附录 ADSP开发板电路图 | 第69页 |