摘要 | 第1-10页 |
ABSTRACT | 第10-11页 |
第一章 绪论 | 第11-15页 |
·课题研究背景 | 第11页 |
·课题研究的意义 | 第11-12页 |
·本文的主要工作 | 第12-13页 |
·文章的组织 | 第13-15页 |
第二章 基于EPIC的动态同时多线程 | 第15-23页 |
·TLP开发技术与SMT | 第15-18页 |
·EPIC技术和Itanium~(TM)系列微处理器 | 第18-20页 |
·基于EPIC的动态同时多线程微体系结构EDSMT | 第20-22页 |
·本章小结 | 第22-23页 |
第三章 基于EDSMT的软件模拟器EDSMTSIM的开发 | 第23-38页 |
·EDSMTSIM的总体设计 | 第23-26页 |
·定长时间片的模拟方法 | 第23-24页 |
·踪迹驱动的微处理器模拟方式 | 第24页 |
·EDSMTSIM的总体结构 | 第24-26页 |
·流水线的设计与实现 | 第26-31页 |
·分支预测部件的设计与实现 | 第31-33页 |
·存储层次设计与实现 | 第33-34页 |
·寄存器文件的设计与实现 | 第33页 |
·Cache部分设计与实现 | 第33-34页 |
·指令集模拟 | 第34-35页 |
·相关控制的设计与实现 | 第35-37页 |
·本章小结 | 第37-38页 |
第四章 EPIC机制对同时多线程取指策略的影响 | 第38-44页 |
·超标量SMT取指策略 | 第38-39页 |
·Itanium~(TM)的取指分派 | 第39-41页 |
·可能产生的限制 | 第41-42页 |
·本章小结 | 第42-44页 |
第五章 基于EDSMT的取指策略研究 | 第44-55页 |
·基本结构:指令包队列的组织 | 第44-45页 |
·取指策略SICOUNT | 第45-47页 |
·基本思想 | 第45页 |
·工作机理 | 第45-46页 |
·硬件代价 | 第46-47页 |
·取指策略GSave++ | 第47-50页 |
·基本思想 | 第47-49页 |
·工作机理 | 第49-50页 |
·硬件代价 | 第50页 |
·取指策略BRCE | 第50-53页 |
·置性度评估 | 第51-52页 |
·基本思想 | 第52页 |
·工作机理 | 第52-53页 |
·硬件代价 | 第53页 |
·三种策略的联合 | 第53-54页 |
·本章小节 | 第54-55页 |
第六章 模拟验证与性能分析 | 第55-61页 |
·实验设置 | 第55页 |
·实验结果及分析 | 第55-60页 |
·SICOUNT性能模拟 | 第56-57页 |
·GSave++性能模拟 | 第57-59页 |
·BRCE性能模拟 | 第59-60页 |
·本章小结 | 第60-61页 |
结束语 | 第61-62页 |
致谢 | 第62-63页 |
参考文献 | 第63-66页 |
作者在学期间取得的学术成果 | 第66-67页 |
附录A EDSMTSIM主要数据结构 | 第67-77页 |
附录B EDSMTSIM的运行方式 | 第77-78页 |
附录C EDSMTSIM的统计参数 | 第78-79页 |