基于无源滤波网络的ΣΔ调制器的研究
| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第一章 引言 | 第8-10页 |
| ·课题研究背景 | 第8-9页 |
| ·论文的组织安排 | 第9-10页 |
| 第二章 ΣΔ调制器的原理 | 第10-26页 |
| ·采样及量化原理 | 第10-13页 |
| ·ΣΔ调制器基本原理 | 第13-19页 |
| ·过采样原理 | 第13-14页 |
| ·噪声整形原理 | 第14-15页 |
| ·二阶及高阶ΣΔ调制器 | 第15-17页 |
| ·高阶ΣΔ调制器的不稳定问题 | 第17-19页 |
| ·ΣΔ调制器常用电路实现方式 | 第19-24页 |
| ·离散时间和连续时间电路结构 | 第19-21页 |
| ·存在问题以及局限性 | 第21-24页 |
| ·本章小结 | 第24-26页 |
| 第三章 基于无源滤波网络的ΣΔ调制器 | 第26-36页 |
| ·基于无源滤波网络的调制器的原理 | 第26-27页 |
| ·无源调制器的参数选取与系统级仿真 | 第27-35页 |
| ·二阶网络系统分析 | 第27-33页 |
| ·一阶网络系统分析 | 第33-34页 |
| ·三阶以及高阶网络系统分析 | 第34-35页 |
| ·本章小结 | 第35-36页 |
| 第四章 实际电路设计 | 第36-48页 |
| ·基于 RLC无源滤波网络的电路设计 | 第36-41页 |
| ·二阶RLC滤波电路设计 | 第36-37页 |
| ·比较器的设计 | 第37-38页 |
| ·1bit D/A及加法电路设计 | 第38-40页 |
| ·时钟接口和输出缓冲电路 | 第40-41页 |
| ·基于RC无源滤波网络的电路设计 | 第41-43页 |
| ·二阶RC滤波电路 | 第41-42页 |
| ·1bit D/A 及加法电路设计 | 第42-43页 |
| ·基于对测试考虑的芯片版图设计 | 第43-45页 |
| ·电路性能分析极电路仿真结果 | 第45-47页 |
| ·本章小结 | 第47-48页 |
| 第五章 芯片测试分析 | 第48-64页 |
| ·基于 RLC无源滤波网络的芯片测试 | 第48-58页 |
| ·测试准备 | 第48-51页 |
| ·比较器模块测试 | 第51-53页 |
| ·1bitD/A电路测试 | 第53-55页 |
| ·芯片总体测试 | 第55-58页 |
| ·基于RC无源滤波网络的芯片测试 | 第58-64页 |
| ·测试准备 | 第58-59页 |
| ·直流电平测试 | 第59-60页 |
| ·芯片总体测试 | 第60-64页 |
| 第六章 总结与展望 | 第64-66页 |
| ·本文工作总结 | 第64页 |
| ·未来工作的展望 | 第64-66页 |
| 致谢 | 第66-67页 |
| 参考文献 | 第67-69页 |
| 附录一:硕士期间发表的论文 | 第69-70页 |
| 附录二:基于RLC滤波网络ΣΔ调制器电路网表 | 第70-75页 |
| 附录三:基于RC滤波网络ΣΔ调制器电路网表 | 第75-79页 |