摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-7页 |
第一章 概论 | 第7-20页 |
1.1 背景 | 第7页 |
1.2 内容过滤概述 | 第7-16页 |
1.2.1 网络内容过滤系统概念和几种基本类型 | 第7-9页 |
1.2.2 国内外研究现状以及发展趋势 | 第9-10页 |
1.2.3 BT数据流的过滤 | 第10-16页 |
1.3 网络处理器概述 | 第16-19页 |
1.3.1 网络处理器产生的背景 | 第16页 |
1.3.2 什么是网络处理器 | 第16-17页 |
1.3.3 网络处理器的特点 | 第17-19页 |
1.4 本论文的组织 | 第19-20页 |
第二章 相关技术介绍 | 第20-31页 |
2.1 Intel IXP2400网络处理器 | 第20-25页 |
2.1.1 IXP2400硬件结构 | 第20-25页 |
2.2 Radisys ENP-2611开发板 | 第25-27页 |
2.2.1 板卡结构 | 第25-26页 |
2.2.2 板卡开发环境 | 第26-27页 |
2.3 Intel IXP相关技术简介 | 第27-31页 |
2.3.1 IXP的特点 | 第27-28页 |
2.3.2 开发环境 | 第28-31页 |
第三章 系统总体结构设计 | 第31-43页 |
3.1 系统硬件环境设计 | 第31-32页 |
3.2 系统软件模块设计 | 第32-33页 |
3.3 系统Dispatch Loop设计 | 第33-34页 |
3.4 系统资源分配和数据结构 | 第34-37页 |
3.5 核心组件 | 第37-43页 |
3.5.1 系统核心组件结构 | 第38-40页 |
3.5.2 系统核心组件和Microblock之间的通信 | 第40-43页 |
第四章 系统软件模块详细设计与实现 | 第43-70页 |
4.1 Packet Rx模块 | 第43-46页 |
4.1.1 功能概述 | 第43页 |
4.1.2 状态机 | 第43-44页 |
4.1.3 数据结构 | 第44-46页 |
4.1.4 模块设计 | 第46页 |
4.2 Content Filtering模块 | 第46-50页 |
4.2.1 功能概述 | 第46-47页 |
4.2.2 数据结构 | 第47-48页 |
4.2.3 数据包丢弃的实现 | 第48页 |
4.2.4 模块设计 | 第48-49页 |
4.2.5 模块流程图 | 第49-50页 |
4.3 IPv4 Forwarder模块 | 第50-57页 |
4.3.1 功能概述 | 第50-51页 |
4.3.2 数据结构 | 第51-53页 |
4.3.3 LPM查询算法 | 第53-56页 |
4.3.4 模块流程图 | 第56-57页 |
4.4 Queue Manager模块 | 第57-61页 |
4.4.1 功能概述 | 第57页 |
4.4.2 数据结构 | 第57-58页 |
4.4.3 模块设计 | 第58-59页 |
4.4.4 模块流程图 | 第59-61页 |
4.5 Scheduler模块 | 第61-66页 |
4.5.1 功能概述 | 第61-62页 |
4.5.2 数据结构 | 第62-64页 |
4.5.4 模块流程图 | 第64-66页 |
4.6 Packet Tx模块 | 第66-70页 |
4.6.1 功能概述 | 第66页 |
4.6.2 数据结构 | 第66-69页 |
4.6.3 模块设计 | 第69-70页 |
第五章 系统的模拟与测试 | 第70-80页 |
5.1 测试环境 | 第70-71页 |
5.2 测试过程 | 第71-80页 |
5.2.1 模拟环境下的测试 | 第71-75页 |
5.2.2 硬件环境下的测试 | 第75-80页 |
第六章 总结与展望 | 第80-82页 |
6.1 工作总结 | 第80页 |
6.2 工作展望 | 第80-82页 |
参考文献 | 第82-83页 |
致谢 | 第83页 |