基于PCI的HDLC协议处理器的设计与优化
| 摘要 | 第1-5页 |
| Abstract | 第5-6页 |
| 英文缩写说明 | 第6-9页 |
| 第一章 绪论 | 第9-16页 |
| ·本课题芯片的应用背景 | 第9-11页 |
| ·PCI 总线在计算机系统中的地位 | 第11-13页 |
| ·SOC 与IP 技术 | 第13-14页 |
| ·本论文主要工作 | 第14-16页 |
| 第二章HDLC 应用协议简介 | 第16-22页 |
| ·引言 | 第16页 |
| ·HDLC 协议 | 第16-19页 |
| ·数据链路层的工作过程 | 第19-21页 |
| ·本章小结 | 第21-22页 |
| 第三章 系统设计与方案选择 | 第22-31页 |
| ·引言 | 第22页 |
| ·采用DSP 方案的实现方法 | 第22-23页 |
| ·采用专用芯片方案的实现方法 | 第23-27页 |
| ·采用分布式芯片结构的实现方法 | 第27-28页 |
| ·采用集中处理芯片结构的实现方法 | 第28-30页 |
| ·本章小结 | 第30-31页 |
| 第四章 发送方向 HDLC 协议处理器设计 | 第31-42页 |
| ·引言 | 第31页 |
| ·数据操作流程 | 第31-33页 |
| ·多通道工作模式 | 第33-34页 |
| ·HDLC 发送帧处理状态机 | 第34-35页 |
| ·发送HDLC 处理器的电路实现与后仿真 | 第35-40页 |
| ·本章小结 | 第40-42页 |
| 第五章 接收方向 HDLC 协议处理器设计 | 第42-55页 |
| ·引言 | 第42页 |
| ·配置寄存器 | 第42页 |
| ·单端口接收通道状态RAM | 第42-43页 |
| ·HDLC 接收帧处理状态机 | 第43-45页 |
| ·HDLC 接收处理器的仿真工作波形 | 第45-49页 |
| ·HDLC 差错控制方式 | 第49-54页 |
| ·本章小结 | 第54-55页 |
| 第六章 HDLC IP 核调试总结 | 第55-65页 |
| ·引言 | 第55页 |
| ·IP 复用技术 | 第55-61页 |
| ·功能测试中的若干问题及解决方法 | 第61页 |
| ·调试中的其他问题及解决办法 | 第61-62页 |
| ·ISE 5 开发平台的使用经验与体会 | 第62-63页 |
| ·本章小结 | 第63-65页 |
| 第七章 总结和展望 | 第65-67页 |
| ·本文工作总结 | 第65页 |
| ·今后工作展望 | 第65-67页 |
| 致谢 | 第67-68页 |
| 参考文献 | 第68-69页 |