第一章 引言 | 第1-15页 |
·课题意义及应用背景 | 第9-10页 |
·数字电视广播系统 | 第10-13页 |
·传统有线数字电视广播传输系统 | 第11-12页 |
·新兴数字电视网络简介 | 第12-13页 |
·网络适配器在网络中的重要作用 | 第13-14页 |
·论文的研究内容及安排 | 第14-15页 |
第二章 SDH 网络和 DVB 平台的连接 | 第15-27页 |
·SDH 网络简介 | 第15-17页 |
·SDH 的发展历史简介 | 第15页 |
·SDH 原理 | 第15-16页 |
·SDH 用于DVB 传输的优点 | 第16-17页 |
·DVB-ASI(异步串行接口)简介 | 第17-21页 |
·ASI 传输系统 | 第18页 |
·ASI 配置 | 第18-19页 |
·ASI 协议结构 | 第19-21页 |
·第0 层:物理需求 | 第19-20页 |
·第1 层:数据编码 | 第20-21页 |
·第2 层:传送协议 | 第21页 |
·SDH 网络与DVB 平台的联接 | 第21-26页 |
·利用E1 接口传输DVB 业务 | 第22页 |
·利用D53 接口传输DVB 业务 | 第22-23页 |
·直接将ASI 适配到STM-1 接口传输DVB 业务 | 第23-25页 |
·利用ATM OVER SDH 传输DVB 业务 | 第25-26页 |
·SDH 网络和DVB 平台的连接小结 | 第26-27页 |
第三章 DVB-SDH 网络适配器原理 | 第27-41页 |
·网络适配器概述 | 第27-29页 |
·网络适配器各部分基本功能 | 第29-34页 |
·MPEG 物理接口(MPI) | 第29-34页 |
·基本特性 | 第29-30页 |
·信号在接收端的处理 | 第29-30页 |
·信号在发送端的处理 | 第30页 |
·系统的接口特性 | 第30-32页 |
·信号在接收端的处理 | 第31页 |
·信号在发送端的处理 | 第31-32页 |
·MPEG-2-TS 数据包映射到44.736Mbit/s 的C-bit 奇偶校验帧结构 | 第32-34页 |
·速率适配 | 第32页 |
·数据适配 | 第32-34页 |
·PDH 通道子层路径终端(PQS_TT) | 第34页 |
·PDH 物理段层到PDH 通道层的适配(EQ/PQS_A) | 第34页 |
·PDH 物理段层路径终端(EQ_TT) | 第34页 |
·设备管理功能(EMF) | 第34-41页 |
·EMF 概述 | 第34-35页 |
·配置 | 第35-36页 |
·故障(维护)管理 | 第36页 |
·故障原因持续过滤器 | 第36页 |
·告警历史管理 | 第36页 |
·性能管理 | 第36-41页 |
·性能监控事件处理 | 第37-38页 |
·近端性能监控事件(NPME)功能 | 第37页 |
·远端性能监控事件(FPME)功能 | 第37-38页 |
·性能数据采集 | 第38-39页 |
·可用数据收集 | 第39页 |
·性能监控历史 | 第39-40页 |
·性能监控报告 | 第40-41页 |
第四章 ASI-D53 网络适配器的实现 | 第41-57页 |
·系统硬件的实现 | 第41-46页 |
·硬件方案及各部分功能 | 第41-43页 |
·硬件选型及其具体实现 | 第43-46页 |
·ASI-D53 双向网络适配器的FPGA 实现 | 第46-54页 |
·ASI-D53 双向网络适配器D53→ASI 的FPGA 实现 | 第46-53页 |
·83ZS 解码 | 第47页 |
·D53 帧同步 | 第47-50页 |
·D53 子帧同步 | 第48-50页 |
·D53 复合帧同步 | 第50页 |
·解扰 | 第50页 |
·ATM 帧同步和去开销位 | 第50页 |
·RS(128,124)编译码 | 第50-52页 |
·RS 码编码算法 | 第51页 |
·RS 码译码算法 | 第51-52页 |
·交织/解交织 | 第52-53页 |
·TS 流加空包 | 第53页 |
·ASI-D53 双向网络适配器D53→ASI 的FPGA 实现小结 | 第53页 |
·ASI-D53 双向网络适配器ASI→D53 的FPGA 实现 | 第53-54页 |
·ASI-D53 双向网络适配器ARM 实现 | 第54-56页 |
·用户接口功能 | 第55页 |
·网络功能 | 第55-56页 |
·参数存储功能 | 第56页 |
·FPGA 管理控制功能 | 第56页 |
·ASI-D53 网络适配器的实现小结 | 第56-57页 |
第五章 ASI-D53 网络适配器中的时钟处理 | 第57-62页 |
·PCR(节目参考时钟)校正 | 第57-60页 |
·FPGA 内部时钟处理 | 第60-61页 |
·D53 和ASI 接口接收数据流的时钟恢复 | 第61-62页 |
第六章 ASI-D53 网络适配器的调试和结论 | 第62-67页 |
·D53 数据流的录制 | 第62-63页 |
·D53 数据流的分析 | 第63-64页 |
·PCR 校正分析 | 第64-65页 |
·整个系统的调试 | 第65-67页 |
结束语 | 第67-68页 |
参考文献 | 第68-69页 |
致谢 | 第69-70页 |
个人简历 | 第70-71页 |
附录 适配器硬件原理框图和 PCB 图 | 第71-72页 |