首页--工业技术论文--无线电电子学、电信技术论文--电视论文--电视信号的传输论文

ASI-DS3网络适配器的研究与实现

第一章 引言第1-15页
   ·课题意义及应用背景第9-10页
   ·数字电视广播系统第10-13页
     ·传统有线数字电视广播传输系统第11-12页
     ·新兴数字电视网络简介第12-13页
   ·网络适配器在网络中的重要作用第13-14页
   ·论文的研究内容及安排第14-15页
第二章 SDH 网络和 DVB 平台的连接第15-27页
   ·SDH 网络简介第15-17页
     ·SDH 的发展历史简介第15页
     ·SDH 原理第15-16页
     ·SDH 用于DVB 传输的优点第16-17页
   ·DVB-ASI(异步串行接口)简介第17-21页
     ·ASI 传输系统第18页
     ·ASI 配置第18-19页
     ·ASI 协议结构第19-21页
       ·第0 层:物理需求第19-20页
       ·第1 层:数据编码第20-21页
       ·第2 层:传送协议第21页
   ·SDH 网络与DVB 平台的联接第21-26页
     ·利用E1 接口传输DVB 业务第22页
     ·利用D53 接口传输DVB 业务第22-23页
     ·直接将ASI 适配到STM-1 接口传输DVB 业务第23-25页
     ·利用ATM OVER SDH 传输DVB 业务第25-26页
   ·SDH 网络和DVB 平台的连接小结第26-27页
第三章 DVB-SDH 网络适配器原理第27-41页
   ·网络适配器概述第27-29页
   ·网络适配器各部分基本功能第29-34页
     ·MPEG 物理接口(MPI)第29-34页
       ·基本特性第29-30页
         ·信号在接收端的处理第29-30页
         ·信号在发送端的处理第30页
       ·系统的接口特性第30-32页
         ·信号在接收端的处理第31页
         ·信号在发送端的处理第31-32页
       ·MPEG-2-TS 数据包映射到44.736Mbit/s 的C-bit 奇偶校验帧结构第32-34页
         ·速率适配第32页
         ·数据适配第32-34页
     ·PDH 通道子层路径终端(PQS_TT)第34页
     ·PDH 物理段层到PDH 通道层的适配(EQ/PQS_A)第34页
     ·PDH 物理段层路径终端(EQ_TT)第34页
   ·设备管理功能(EMF)第34-41页
     ·EMF 概述第34-35页
     ·配置第35-36页
     ·故障(维护)管理第36页
       ·故障原因持续过滤器第36页
       ·告警历史管理第36页
     ·性能管理第36-41页
       ·性能监控事件处理第37-38页
         ·近端性能监控事件(NPME)功能第37页
         ·远端性能监控事件(FPME)功能第37-38页
       ·性能数据采集第38-39页
       ·可用数据收集第39页
       ·性能监控历史第39-40页
       ·性能监控报告第40-41页
第四章 ASI-D53 网络适配器的实现第41-57页
   ·系统硬件的实现第41-46页
     ·硬件方案及各部分功能第41-43页
     ·硬件选型及其具体实现第43-46页
   ·ASI-D53 双向网络适配器的FPGA 实现第46-54页
     ·ASI-D53 双向网络适配器D53→ASI 的FPGA 实现第46-53页
       ·83ZS 解码第47页
       ·D53 帧同步第47-50页
         ·D53 子帧同步第48-50页
         ·D53 复合帧同步第50页
       ·解扰第50页
       ·ATM 帧同步和去开销位第50页
       ·RS(128,124)编译码第50-52页
         ·RS 码编码算法第51页
         ·RS 码译码算法第51-52页
       ·交织/解交织第52-53页
       ·TS 流加空包第53页
       ·ASI-D53 双向网络适配器D53→ASI 的FPGA 实现小结第53页
     ·ASI-D53 双向网络适配器ASI→D53 的FPGA 实现第53-54页
   ·ASI-D53 双向网络适配器ARM 实现第54-56页
     ·用户接口功能第55页
     ·网络功能第55-56页
     ·参数存储功能第56页
     ·FPGA 管理控制功能第56页
   ·ASI-D53 网络适配器的实现小结第56-57页
第五章 ASI-D53 网络适配器中的时钟处理第57-62页
   ·PCR(节目参考时钟)校正第57-60页
   ·FPGA 内部时钟处理第60-61页
   ·D53 和ASI 接口接收数据流的时钟恢复第61-62页
第六章 ASI-D53 网络适配器的调试和结论第62-67页
   ·D53 数据流的录制第62-63页
   ·D53 数据流的分析第63-64页
   ·PCR 校正分析第64-65页
   ·整个系统的调试第65-67页
结束语第67-68页
参考文献第68-69页
致谢第69-70页
个人简历第70-71页
附录 适配器硬件原理框图和 PCB 图第71-72页

论文共72页,点击 下载论文
上一篇:大黄素对大鼠重症急性胰腺炎全身炎症反应肺损伤的作用研究
下一篇:电力系统暂态稳定约束下的预防控制新算法研究