基于PCI Express接口的高速数据传输系统设计
致谢 | 第1-6页 |
中文摘要 | 第6-7页 |
ABSTRACT | 第7-11页 |
1 引言 | 第11-15页 |
·课题研究背景与意义 | 第11-12页 |
·课题设计主要内容与任务 | 第12-13页 |
·论文章节安排 | 第13-15页 |
2 PCI Express总线 | 第15-25页 |
·I/O总线发展历史 | 第15-16页 |
·PCI Express系统拓扑与链路结构 | 第16-18页 |
·PCI Express系统的拓扑结构 | 第16-17页 |
·PCI Express系统的链路结构 | 第17-18页 |
·PCI Express逻辑层结构 | 第18-20页 |
·处理层 | 第19页 |
·数据链路层 | 第19页 |
·物理层 | 第19-20页 |
·处理层数据包(TLP) | 第20-23页 |
·TLP的格式 | 第20-21页 |
·TLP的路由 | 第21页 |
·存储器、I/O和配置读写请求 | 第21-23页 |
·链路层数据包(DLLP) | 第23-25页 |
·DLLP结构 | 第23-24页 |
·链路层发送报文顺序 | 第24-25页 |
3 系统分析与设计 | 第25-43页 |
·数据采集卡系统简介 | 第25-26页 |
·系统设计方案 | 第26-32页 |
·总体方案 | 第26页 |
·TLP事务类型分析 | 第26-30页 |
·模块划分 | 第30-32页 |
·设计分析与功能概述 | 第32-43页 |
·PCI Express IP核 | 第33-35页 |
·DDR2 SDRAM Controler | 第35-36页 |
·RX应用逻辑 | 第36-39页 |
·TX应用逻辑 | 第39-42页 |
·DMA引擎 | 第42-43页 |
4 FPGA逻辑设计 | 第43-59页 |
·PCI Express IP核 | 第43-45页 |
·应用层 | 第45-48页 |
·RX应用逻辑 | 第45-47页 |
·TX应用逻辑 | 第47-48页 |
·DDR2 SDRAM控制器 | 第48-50页 |
·各模块的工作情况 | 第50-59页 |
·Root Complex发起的处理 | 第50-51页 |
·Endpoint发起的处理 | 第51-53页 |
·存储器映射 | 第53-54页 |
·DMA寄存器访问 | 第54-56页 |
·接口信号描述 | 第56-59页 |
5 仿真与验证 | 第59-71页 |
·功能仿真 | 第59-61页 |
·RX与TX应用逻辑 | 第59-60页 |
·总体验证 | 第60-61页 |
·测试平台 | 第61-68页 |
·模型链式DMA测试驱动指令 | 第63-65页 |
·生成测试平台 | 第65-67页 |
·运行仿真 | 第67-68页 |
·板卡测试 | 第68-71页 |
6 结论 | 第71-73页 |
参考文献 | 第73-75页 |
作者简历 | 第75-79页 |
学位论文数据集 | 第79页 |