致谢 | 第4-6页 |
摘要 | 第6-7页 |
Abstract | 第7-8页 |
第1章 绪论 | 第12-18页 |
1.1 课题研究背景及意义 | 第12-14页 |
1.2 研究进展及现状 | 第14-15页 |
1.3 本文结构安排 | 第15-18页 |
第2章 胆甾型液晶多稳态显示技术研究 | 第18-32页 |
2.1 胆甾型液晶的光学特性 | 第18-19页 |
2.2 液晶连续体理论 | 第19-21页 |
2.3 电场诱导下胆甾型液晶的相变过程 | 第21-24页 |
2.3.1 P态到FC态的相变 | 第21-22页 |
2.3.2 FC态到H态的相变 | 第22页 |
2.3.3 H态到P态的相变 | 第22-23页 |
2.3.4 电场诱导相变过程中胆甾型液晶螺距的变化 | 第23-24页 |
2.4 胆甾型液晶显示器件 | 第24-27页 |
2.4.1 胆甾型液晶显示器件的面板结构 | 第24-25页 |
2.4.2 胆甾型液晶显示器件的电极矩阵 | 第25-27页 |
2.5 胆甾型液晶器件的驱动原理和方法 | 第27-30页 |
2.5.1 胆甾型液晶器件的驱动原理 | 第27-28页 |
2.5.2 胆甾型液晶常用驱动方法 | 第28-30页 |
2.6 本章小结 | 第30-32页 |
第3章 图像采集技术研究 | 第32-40页 |
3.1 图像采集方案研究 | 第32-34页 |
3.1.1 图像传感器的选型 | 第32-33页 |
3.1.2 处理器的选型 | 第33-34页 |
3.2 BT.656视频流标准 | 第34-36页 |
3.3 颜色空间及其变换 | 第36-38页 |
3.3.1 YUV和RGB颜色空间 | 第36-37页 |
3.3.2 YUV和RGB空间之间的变换 | 第37-38页 |
3.4 本章小结 | 第38-40页 |
第4章 系统硬件电路设计 | 第40-52页 |
4.1 硬件电路整体方案 | 第40页 |
4.2 系统硬件各模块设计 | 第40-51页 |
4.2.1 DSP核心系统 | 第40-43页 |
4.2.2 系统电源设计 | 第43页 |
4.2.3 视频解码电路设计 | 第43-46页 |
4.2.4 FIFO存储器扩展 | 第46-48页 |
4.2.5 UART扩展 | 第48-50页 |
4.2.6 C8051F120驱动控制模块 | 第50-51页 |
4.3 硬件系统调试 | 第51页 |
4.4 本章小结 | 第51-52页 |
第5章 系统软件设计 | 第52-74页 |
5.1 DM642图像采集与处理模块程序设计 | 第53-68页 |
5.1.1 DM642初始化 | 第53-56页 |
5.1.2 视频解码器TVP5150的配置 | 第56-58页 |
5.1.3 VPORT视频端口研究与程序设计 | 第58-62页 |
5.1.4 UART模块程序设计 | 第62-63页 |
5.1.5 图像处理与驱动数据变换算法的研究与设计 | 第63-67页 |
5.1.6 DM642与C8051F120间数据传输的帧格式 | 第67-68页 |
5.2 C8051F120驱动控制模块程序设计 | 第68-71页 |
5.2.1 清屏流程 | 第69-70页 |
5.2.2 图像显示流程 | 第70-71页 |
5.3 液晶控制上位机软件设计 | 第71-72页 |
5.4 本章小结 | 第72-74页 |
第6章 显示效果调整与分析 | 第74-78页 |
6.1 灰度等级的调整 | 第74-77页 |
6.1.1 灰度调整的方法 | 第74-76页 |
6.1.2 灰度等级的测试 | 第76-77页 |
6.2 动态显示速度调整 | 第77页 |
6.2.1 提高显示速度的方法策略 | 第77页 |
6.2.2 显示速度的测试 | 第77页 |
6.3 本章小结 | 第77-78页 |
第7章 结论与展望 | 第78-80页 |
7.1 结论 | 第78页 |
7.2 展望 | 第78-80页 |
参考文献 | 第80-84页 |