摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
缩略字表 | 第13-14页 |
第一章 绪论 | 第14-18页 |
1.1 无源光网络 | 第14-15页 |
1.2 10G EPON及协议分析仪发展现状 | 第15-16页 |
1.3 论文研究内容和结构安排 | 第16-18页 |
1.3.1 论文主要工作 | 第16-17页 |
1.3.2 论文结构安排 | 第17-18页 |
第二章 10G EPON协议及其关键技术 | 第18-26页 |
2.1 10G EPON协议体系 | 第18-21页 |
2.1.1 10G EPON数据链路层 | 第18-19页 |
2.1.2 10G EPON物理层 | 第19-20页 |
2.1.3 10G EPON各层之间的接 | 第20-21页 |
2.2 10G EPON系统关键技术 | 第21-25页 |
2.2.1 突发发送和突发接收 | 第21-22页 |
2.2.2 动态带宽分配 | 第22页 |
2.2.3 测距和延时补偿 | 第22-23页 |
2.2.4 自动加入和注册 | 第23-24页 |
2.2.5 加密技术 | 第24-25页 |
2.3 本章小结 | 第25-26页 |
第三章 10G EPON协议分析仪软硬件设计 | 第26-36页 |
3.1 开发设计工具 | 第26-28页 |
3.1.1 FPGA简介 | 第26-28页 |
3.1.2 Quartus II简介 | 第28页 |
3.2 协议分析仪单板硬件设计 | 第28-34页 |
3.2.1 协议分析仪电源设计 | 第29-31页 |
3.2.2 协议分析仪时钟设计 | 第31-32页 |
3.2.3 协议分析仪关键芯片 | 第32-34页 |
3.3 协议分析仪GUI软件设计 | 第34-35页 |
3.4 本章小结 | 第35-36页 |
第四章 10G EPON物理层设计与实现 | 第36-59页 |
4.1 10G EPON物理层总体架构 | 第36-37页 |
4.2 物理编码子层发送模块 | 第37-42页 |
4.2.1 空闲删除模块 | 第37-38页 |
4.2.2 64B/66B编码模块 | 第38-40页 |
4.2.3 扰码模块 | 第40-42页 |
4.2.4 变速箱模块 | 第42页 |
4.3 物理编码子层接收模块 | 第42-58页 |
4.3.1 LVDS模块 | 第42-43页 |
4.3.2 变速箱模块 | 第43-44页 |
4.3.3 同步接收模块 | 第44-51页 |
4.3.4 解扰模块 | 第51-55页 |
4.3.5 64B/66B解码模块 | 第55-57页 |
4.3.6 输出缓存模块 | 第57-58页 |
4.4 本章小结 | 第58-59页 |
第五章 10G EPON物理层在协议分析仪中的实验研究 | 第59-75页 |
5.1 协议分析仪系统测试流程 | 第60-62页 |
5.1.1 模式配置 | 第60-61页 |
5.1.2 时钟配置 | 第61页 |
5.1.3 Quartus II生成编译文件 | 第61-62页 |
5.2 10G EPON物理层接收模块实验结果及分析 | 第62-74页 |
5.2.0 LVDS模块实验结果 | 第64页 |
5.2.1 同步模块实验结果 | 第64-66页 |
5.2.2 解扰模块实验结果 | 第66-68页 |
5.2.3 提取报文模块实验结果 | 第68页 |
5.2.4 64B/66B解码模块实验结果 | 第68-69页 |
5.2.5 输出缓存模块实验结果 | 第69页 |
5.2.6 输出报文分析 | 第69-72页 |
5.2.7 系统综合分析 | 第72-74页 |
5.3 本章小结 | 第74-75页 |
第六章 总结与展望 | 第75-77页 |
6.1 全文总结 | 第75-76页 |
6.2 后续工作展望 | 第76-77页 |
致谢 | 第77-78页 |
参考文献 | 第78-80页 |
攻读硕士学位期间取得的研究成果 | 第80-81页 |