Contents | 第1-5页 |
List of Figures | 第5-7页 |
List of Tables | 第7-8页 |
List of Abbreviations | 第8-10页 |
摘要 | 第10-12页 |
Abstract | 第12-14页 |
Chapter 1 | 第14-21页 |
·Background of UWB Communication | 第14-16页 |
·OFDM based UWB System | 第16-18页 |
·Contributions of Thesis | 第18-19页 |
·Organization of Thesis | 第19-21页 |
Chapter 2 | 第21-31页 |
·System Description | 第21-26页 |
·Receiver Architectures | 第21-23页 |
·System Architecture | 第23-24页 |
·UWB Channel | 第24-26页 |
·Signal Structure | 第26-30页 |
·Frame Structure | 第26-27页 |
·Symbol Structure | 第27页 |
·System Parameters | 第27-30页 |
·Conclusion | 第30-31页 |
Chapter 3 | 第31-55页 |
·Synchronization Errors | 第31-34页 |
·Symbol Timing Algorithm | 第34-49页 |
·Packet Detection | 第35-39页 |
·Coarse Timing | 第39-43页 |
·TFC Detection | 第43-45页 |
·Fine Timing | 第45-49页 |
·VLSI Implementation for Symbol Timing | 第49-54页 |
·Auto-correlation Algorithm | 第51-52页 |
·Cross-correlation Algorithm | 第52-53页 |
·Real-number Divider | 第53-54页 |
·Conclusion | 第54-55页 |
Chapter 4 | 第55-92页 |
·Analog Front-end Imperfections | 第55-63页 |
·Carrier Offset | 第55-59页 |
·Sampling Offset | 第59-60页 |
·I/Q Imbalance | 第60-63页 |
·Performance Degradation | 第63-69页 |
·Mathematics Model | 第63-66页 |
·EVM Analysis | 第66-67页 |
·Simulation Results | 第67-69页 |
·Algorithms | 第69-88页 |
·I/Q Imbalance Estimation and Compensation | 第70-79页 |
·Joint Estimation and Compensation | 第79-88页 |
·VLSI Implementation for CFO Cancellation | 第88-91页 |
·Conclusion | 第91-92页 |
Chapter 5 | 第92-97页 |
·Conclusion of Current Work | 第92-93页 |
·Prospective Research Area | 第93-97页 |
·Phase Noise | 第94页 |
·Non-linear Power Amplification | 第94-95页 |
·DC Offset | 第95页 |
·ADCs Mismatch | 第95-97页 |
Reference | 第97-102页 |
Acknowledgments | 第102-103页 |