摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 绪论 | 第9-15页 |
·课题背景和研究意义 | 第9-10页 |
·国内外研究现状 | 第10-13页 |
·H.264关键技术的研究现状 | 第10-11页 |
·DSP芯片的研究现状 | 第11-12页 |
·H.264在DSP平台上的研究现状 | 第12-13页 |
·本文的工作内容和目标 | 第13-14页 |
·本文的结构安排 | 第14-15页 |
第二章 背景知识介绍 | 第15-29页 |
·H.264标准介绍 | 第15-24页 |
·H.264标准的应用 | 第15-16页 |
·H.264编码器功能结构 | 第16-17页 |
·帧内预测 | 第17-18页 |
·帧间预测 | 第18-23页 |
·整数变换 | 第23页 |
·量化 | 第23页 |
·熵编码 | 第23-24页 |
·环路滤波 | 第24页 |
·TMS320DM642 DSP平台介绍 | 第24-28页 |
·DM642的硬件结构和特点 | 第24-25页 |
·DM642的存储层次结构 | 第25-26页 |
·DM642 Cache的访问机制 | 第26-28页 |
·本章小结 | 第28-29页 |
第三章 基于DSP平台的H.264编码器的结构设计 | 第29-49页 |
·参考代码的选择 | 第29-30页 |
·H.264编码器结构设计 | 第30-40页 |
·H.264编码器结构分析 | 第30-31页 |
·基于分块思想的结构设计 | 第31-36页 |
·基于减少判断思想的结构设计 | 第36-38页 |
·H.264编码器最终结构设计 | 第38-40页 |
·帧间预测算法分析 | 第40-48页 |
·运动搜索算法 | 第41页 |
·运动搜索精度的范围 | 第41-44页 |
·帧间模式选择算法 | 第44-48页 |
·本章小结 | 第48-49页 |
第四章 基于DSP平台的H.264编码器的优化 | 第49-76页 |
·数据结构的优化设计 | 第49-60页 |
·高速缓存结构体的优化 | 第49-53页 |
·行缓存机制和列缓存机制 | 第53-56页 |
·熵编码信息结构体的设计 | 第56-60页 |
·基于DSP平台的代码优化 | 第60-71页 |
·TMS320C6000系列DSP软件优化流程 | 第60-61页 |
·项目级优化 | 第61-62页 |
·C语言级优化 | 第62-69页 |
·汇编语言优化 | 第69-70页 |
·实验结果及分析 | 第70-71页 |
·编码器性能测试 | 第71-75页 |
·本章小结 | 第75-76页 |
第五章 研究总结与展望 | 第76-78页 |
·论文总结 | 第76-77页 |
·未来工作的展望 | 第77-78页 |
参考文献 | 第78-81页 |
致谢 | 第81-82页 |
攻读学位期间发表的论文目录 | 第82页 |