首页--工业技术论文--无线电电子学、电信技术论文--无线通信论文

软件无线电数字下变频技术的研究及FPGA实现

摘要第6-7页
abstract第7-8页
第1章 绪论第11-18页
    1.1 课题研究背景及意义第11-13页
    1.2 课题研究现状第13-16页
        1.2.1 软件无线电平台的研究现状与发展趋势第13-14页
        1.2.2 数字下变频技术的研究现状第14-16页
    1.3 本文的主要工作第16-18页
第2章 软件无线电数字下变频基本理论第18-32页
    2.1 信号采样基本理论第18-20页
        2.1.1 Nyquist低通采样定理第18页
        2.1.2 带通信号采样理论第18-20页
    2.2 正交下变频技术第20-24页
        2.2.1 混频第20-21页
        2.2.2 采样率变换理论第21-24页
        2.2.3 抗混叠低通滤波第24页
    2.3 数字滤波器理论第24-31页
        2.3.1 线性相位FIR滤波器第24-26页
        2.3.2 级联积分梳状滤波器第26-29页
        2.3.3 半带滤波器第29-31页
    2.4 本章小结第31-32页
第3章 数字下变频的实现方案及算法第32-45页
    3.1 数字下变频的整体实现方案第32-33页
    3.2 数字正交混频器第33-37页
        3.2.1 4倍中频采样结构的高效混频器第33-34页
        3.2.2 基于快速流水线式CORDIC算法的NCO第34-37页
    3.3 多级抽取滤波结构第37-38页
    3.4 前置半带滤波器第38-42页
        3.4.1 DA基本体系结构第38-39页
        3.4.2 基本DA体系结构的改进第39-40页
        3.4.3 改进的全bit位并行DA结构第40-42页
    3.5 CIC抽取滤波器第42-43页
    3.6 CIC补偿滤波器第43-44页
    3.7 本章小结第44-45页
第4章 基于MATLAB的数字下变频的仿真第45-51页
    4.1 仿真激励的产生第45-46页
    4.2 数字下变频处理流程第46-48页
    4.3 仿真结果及分析第48-50页
    4.4 本章小结第50-51页
第5章 基于VERILOG HDL的数字下变频硬件实现第51-64页
    5.1 FPGA内部模块设计第51-59页
        5.1.1 系统总体结构第51-52页
        5.1.2 时钟及复位管理模块第52-54页
        5.1.3 ADC采集数据整理第54页
        5.1.4 混频器模块第54-56页
        5.1.5 多级抽取滤波器第56-59页
    5.2 数字下变频的系统级仿真第59-61页
    5.3 数字下变频的硬件测试第61-63页
        5.3.1 系统占用FPGA资源情况第61-62页
        5.3.2 硬件平台及测试结果第62-63页
    5.4 本章小结第63-64页
总结与未来的工作第64-65页
致谢第65-66页
参考文献第66-71页
攻读硕士学位期间发表的论文及科研成果第71页

论文共71页,点击 下载论文
上一篇:基于延迟荧光材料的高效率有机发光二极管的研究
下一篇:指纹识别传感器电路系统设计