摘要 | 第6-7页 |
abstract | 第7-8页 |
第1章 绪论 | 第11-18页 |
1.1 课题研究背景及意义 | 第11-13页 |
1.2 课题研究现状 | 第13-16页 |
1.2.1 软件无线电平台的研究现状与发展趋势 | 第13-14页 |
1.2.2 数字下变频技术的研究现状 | 第14-16页 |
1.3 本文的主要工作 | 第16-18页 |
第2章 软件无线电数字下变频基本理论 | 第18-32页 |
2.1 信号采样基本理论 | 第18-20页 |
2.1.1 Nyquist低通采样定理 | 第18页 |
2.1.2 带通信号采样理论 | 第18-20页 |
2.2 正交下变频技术 | 第20-24页 |
2.2.1 混频 | 第20-21页 |
2.2.2 采样率变换理论 | 第21-24页 |
2.2.3 抗混叠低通滤波 | 第24页 |
2.3 数字滤波器理论 | 第24-31页 |
2.3.1 线性相位FIR滤波器 | 第24-26页 |
2.3.2 级联积分梳状滤波器 | 第26-29页 |
2.3.3 半带滤波器 | 第29-31页 |
2.4 本章小结 | 第31-32页 |
第3章 数字下变频的实现方案及算法 | 第32-45页 |
3.1 数字下变频的整体实现方案 | 第32-33页 |
3.2 数字正交混频器 | 第33-37页 |
3.2.1 4倍中频采样结构的高效混频器 | 第33-34页 |
3.2.2 基于快速流水线式CORDIC算法的NCO | 第34-37页 |
3.3 多级抽取滤波结构 | 第37-38页 |
3.4 前置半带滤波器 | 第38-42页 |
3.4.1 DA基本体系结构 | 第38-39页 |
3.4.2 基本DA体系结构的改进 | 第39-40页 |
3.4.3 改进的全bit位并行DA结构 | 第40-42页 |
3.5 CIC抽取滤波器 | 第42-43页 |
3.6 CIC补偿滤波器 | 第43-44页 |
3.7 本章小结 | 第44-45页 |
第4章 基于MATLAB的数字下变频的仿真 | 第45-51页 |
4.1 仿真激励的产生 | 第45-46页 |
4.2 数字下变频处理流程 | 第46-48页 |
4.3 仿真结果及分析 | 第48-50页 |
4.4 本章小结 | 第50-51页 |
第5章 基于VERILOG HDL的数字下变频硬件实现 | 第51-64页 |
5.1 FPGA内部模块设计 | 第51-59页 |
5.1.1 系统总体结构 | 第51-52页 |
5.1.2 时钟及复位管理模块 | 第52-54页 |
5.1.3 ADC采集数据整理 | 第54页 |
5.1.4 混频器模块 | 第54-56页 |
5.1.5 多级抽取滤波器 | 第56-59页 |
5.2 数字下变频的系统级仿真 | 第59-61页 |
5.3 数字下变频的硬件测试 | 第61-63页 |
5.3.1 系统占用FPGA资源情况 | 第61-62页 |
5.3.2 硬件平台及测试结果 | 第62-63页 |
5.4 本章小结 | 第63-64页 |
总结与未来的工作 | 第64-65页 |
致谢 | 第65-66页 |
参考文献 | 第66-71页 |
攻读硕士学位期间发表的论文及科研成果 | 第71页 |