摘要 | 第4-6页 |
Abstract | 第6-7页 |
第一章 绪论 | 第10-18页 |
1.1 研究背景与意义 | 第10-11页 |
1.2 本课题的研究进展与技术现状 | 第11-15页 |
1.2.1 发展现状 | 第11-12页 |
1.2.2 技术进展 | 第12页 |
1.2.3 复用技术进展 | 第12-13页 |
1.2.4 调制方式 | 第13-14页 |
1.2.5 物理层结构 | 第14-15页 |
1.3 本课题主要研究内容 | 第15-16页 |
1.4 本文组织结构 | 第16-18页 |
第二章 需求分析 | 第18-30页 |
2.1 需求分析及技术实现平台 | 第18-24页 |
2.1.1 CMMB接收模块的软、硬件技术要求以及性能指标 | 第19-20页 |
2.1.2 设计方案 | 第20-22页 |
2.1.3 模块架构 | 第22-23页 |
2.1.4 技术实现平台开发环境及测试环境 | 第23-24页 |
2.2 关键技术 | 第24-28页 |
2.2.1 打开Tuner和打开AGC的操作流程 | 第24-25页 |
2.2.2 AGC压控曲线参数的调试 | 第25-28页 |
2.3 小结 | 第28-30页 |
第三章 应用层和驱动层详细设计 | 第30-62页 |
3.1 命令控制单元 | 第30-32页 |
3.2 数据处理单元 | 第32-48页 |
3.2.1 数据处理流程概述 | 第32-35页 |
3.2.2 逻辑信道函数设计 | 第35-37页 |
3.2.3 内存管理单元函数设计 | 第37-40页 |
3.2.4 SRAM函数设计 | 第40-43页 |
3.2.5 RS解扰函数设计 | 第43-45页 |
3.2.6 解复用和数据输出单元函数设计 | 第45-46页 |
3.2.7 数据处理小结 | 第46-48页 |
3.3 解扰单元 | 第48-53页 |
3.3.1 解密处理 | 第48-52页 |
3.3.2 解扰处理 | 第52-53页 |
3.4 外围设备驱动 | 第53-60页 |
3.4.1 AHB总线外围设备 | 第53-57页 |
3.4.2 APB总线外围设备 | 第57-60页 |
3.5 小结 | 第60-62页 |
第四章 主程序详细设计 | 第62-74页 |
4.1 解调解复用模块初始化 | 第62-65页 |
4.2 消息队列维护及状态机设计 | 第65-67页 |
4.2.1 消息处理 | 第65-66页 |
4.2.2 状态机设计 | 第66-67页 |
4.3 驱动接口介绍 | 第67-71页 |
4.3.1 驱动层接口函数 | 第67-68页 |
4.3.2 中间件接口函数及Tuner驱动移植 | 第68-71页 |
4.4 小结 | 第71-74页 |
第五章 系统实施及验证 | 第74-88页 |
5.1 性能测试 | 第74-81页 |
5.1.1 灵敏度指标 | 第75-77页 |
5.1.2 加性高斯白噪声下的载噪比门限指标 | 第77-78页 |
5.1.3 抗干扰性能 | 第78-80页 |
5.1.4 动态多径信道下的载噪比门限指标 | 第80-81页 |
5.2 功能测试 | 第81-86页 |
5.2.1 单个文件接收 | 第82-83页 |
5.2.2 多通道数据接收 | 第83-84页 |
5.2.3 多通道两种调制模式数据接收 | 第84-86页 |
5.3 小结 | 第86-88页 |
第六章 结论和展望 | 第88-92页 |
6.1 工作总结 | 第88-89页 |
6.2 下一步的展望 | 第89-92页 |
参考文献 | 第92-94页 |
致谢 | 第94-96页 |
个人简历、在学期间发表的论文与研究成果 | 第96页 |