列车全数字紧急对讲单元硬件设计与实现
| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 1 绪论 | 第8-13页 |
| ·列车通信网络发展状况 | 第8-10页 |
| ·列车通信网络简介 | 第8-9页 |
| ·列车通信网络发展概况 | 第9页 |
| ·列车广播通信系统简介 | 第9-10页 |
| ·MVB知识简介 | 第10-11页 |
| ·MVB数据的通信 | 第10-11页 |
| ·MVB物理层传输介质 | 第11页 |
| ·课题的主要内容及意义 | 第11-12页 |
| ·论文结构 | 第12-13页 |
| 2 列车全数字紧急对讲单元需求分析与整体设计 | 第13-20页 |
| ·需求分析 | 第13-14页 |
| ·列车全数字紧急对讲单元整体设计 | 第14-19页 |
| ·方案的选取 | 第14页 |
| ·器件的选择依据 | 第14-15页 |
| ·主要器件的选择 | 第15-18页 |
| ·整体结构 | 第18-19页 |
| ·本章小结 | 第19-20页 |
| 3 列车全数字紧急对讲单元硬件电路设计与实现 | 第20-39页 |
| ·硬件开发工具及流程简介 | 第20-22页 |
| ·电路原理图设计 | 第22-31页 |
| ·电源电路 | 第22-24页 |
| ·时钟电路 | 第24页 |
| ·复位电路 | 第24-25页 |
| ·MVB接口电路 | 第25-26页 |
| ·语音功能电路 | 第26-27页 |
| ·控制按键及地址编码电路 | 第27-28页 |
| ·面板LED驱动电路 | 第28-30页 |
| ·FPGA配置电路 | 第30-31页 |
| ·PCB设计与实现 | 第31-38页 |
| ·PCB叠层选取 | 第31-33页 |
| ·PCB布局 | 第33-34页 |
| ·PCB布线 | 第34-37页 |
| ·PCB后处理 | 第37-38页 |
| ·本章小结 | 第38-39页 |
| 4 基于FPGA控制器设计与实现 | 第39-46页 |
| ·FPGA设计开发简介 | 第39-40页 |
| ·FPGA功能模块设计与仿真 | 第40-45页 |
| ·FPGA控制器整体设计 | 第40-41页 |
| ·语音功能及LED控制设计与仿真 | 第41-45页 |
| ·本章小结 | 第45-46页 |
| 5 列车全数字紧急对讲单元测试与应用 | 第46-54页 |
| ·硬件电路基本检测 | 第46-47页 |
| ·功能测试 | 第47-53页 |
| ·功能测试环境搭建 | 第48页 |
| ·语音功能测试 | 第48-50页 |
| ·EMD冗余接口功能测试 | 第50-51页 |
| ·控制按键以及地址编码功能测试 | 第51页 |
| ·面板LED灯错误侦测功能测试 | 第51-53页 |
| ·实际应用 | 第53页 |
| ·本章小结 | 第53-54页 |
| 结论 | 第54-55页 |
| 参考文献 | 第55-57页 |
| 攻读硕士学位期间发表学术论文情况 | 第57-58页 |
| 致谢 | 第58-59页 |