某多通道采编存储器的设计与实现
摘要 | 第4-5页 |
abstract | 第5-6页 |
1 绪论 | 第10-14页 |
1.1 课题研究背景及目的 | 第10-11页 |
1.2 国内外研究现状及发展 | 第11-12页 |
1.3 研究内容及论文安排 | 第12-14页 |
2 总体方案设计 | 第14-21页 |
2.1 技术要求 | 第14-15页 |
2.2 方案设计 | 第15-20页 |
2.2.1 功能需求分析 | 第15-16页 |
2.2.2 总体方案确定 | 第16-17页 |
2.2.3 通信协议设计 | 第17-19页 |
2.2.4 数据存储方式设计 | 第19页 |
2.2.5 工作模式设计 | 第19-20页 |
2.3 本章小结 | 第20-21页 |
3 硬件电路设计与分析 | 第21-37页 |
3.1 模拟量采集电路设计 | 第21-30页 |
3.1.1 信号调理电路设计 | 第21-23页 |
3.1.2 模拟开关选型 | 第23-25页 |
3.1.3 模数转换器及其驱动电路设计 | 第25-28页 |
3.1.4 模拟链路信号建立时间分析 | 第28-30页 |
3.2 数字量收发电路设计 | 第30-33页 |
3.2.1 指令及状态返回接口电路设计 | 第30-32页 |
3.2.2 PCM数据接口电路设计 | 第32-33页 |
3.3 LVDS接口电路设计 | 第33-35页 |
3.4 电源模块电路设计 | 第35页 |
3.5 存储模块电路设计 | 第35-36页 |
3.6 本章小结 | 第36-37页 |
4 FPGA内部逻辑设计及优化 | 第37-49页 |
4.1 FPGA内部逻辑总体设计 | 第37-38页 |
4.2 模拟数据编码优化设计 | 第38-41页 |
4.2.1 实时编码 | 第39-40页 |
4.2.2 延时编码 | 第40页 |
4.2.3 编码方式比较 | 第40-41页 |
4.3 LVDS数据高可靠性传输优化设计 | 第41-48页 |
4.3.1 纠错机制比较 | 第42-44页 |
4.3.2 常用检错算法比较 | 第44-45页 |
4.3.3 高可靠性传输优化设计 | 第45-48页 |
4.4 本章小结 | 第48-49页 |
5 设备性能测试与验证 | 第49-56页 |
5.1 测试平台搭建 | 第49-50页 |
5.2 模拟信号采集测试 | 第50-53页 |
5.2.1 模拟信号采集时序测试 | 第50-51页 |
5.2.2 模拟信号采集精度测试 | 第51-53页 |
5.3 LVDS数据长线传输测试 | 第53-55页 |
5.3.1 差错重传机制有效性测试 | 第53-55页 |
5.3.2 长线传输误码率测试 | 第55页 |
5.4 本章小结 | 第55-56页 |
6 总结与展望 | 第56-58页 |
6.1 设计工作总结 | 第56页 |
6.2 工作展望 | 第56-58页 |
参考文献 | 第58-63页 |
攻读硕士学位期间发表的论文及所取得的研究成果 | 第63-64页 |
致谢 | 第64页 |