| 摘要 | 第5-6页 |
| ABSTRACT | 第6-7页 |
| 符号对照表 | 第11-12页 |
| 缩略语对照表 | 第12-15页 |
| 第一章 绪论 | 第15-21页 |
| 1.1 短波通信概述 | 第15页 |
| 1.2 现场可编程门阵列(FPGA) | 第15-17页 |
| 1.3 Verilog语言介绍 | 第17页 |
| 1.4 FPGA设计的基本原则及流程 | 第17-18页 |
| 1.5 Modelsim与QuartusⅡ软件简介 | 第18-19页 |
| 1.6 研究内容与章节安排 | 第19-21页 |
| 第二章 UART、LDPC码及软件无线电概述 | 第21-29页 |
| 2.1 UART介绍 | 第21-23页 |
| 2.1.1 串行通信与并行通信 | 第21-22页 |
| 2.1.2 同步通信与异步通信 | 第22-23页 |
| 2.2 LDPC概述 | 第23-25页 |
| 2.2.1 LDPC码的发展 | 第23-25页 |
| 2.2.2 LDPC码的应用 | 第25页 |
| 2.3 软件无线电概述 | 第25-27页 |
| 2.3.1 软件无线电特点 | 第25-26页 |
| 2.3.2 软件无线电主要技术 | 第26页 |
| 2.3.3 软件无线电的应用 | 第26-27页 |
| 2.4 小结 | 第27-29页 |
| 第三章 短波通信系统中几种数字化模块设计原理与方案 | 第29-67页 |
| 3.1 UART的基本原理及设计方案 | 第29-38页 |
| 3.1.1 UART实现的思想 | 第29-30页 |
| 3.1.2 UART的总体设计 | 第30-31页 |
| 3.1.3 UART各模块的设计 | 第31-38页 |
| 3.2 LDPC编译码原理及设计方案 | 第38-53页 |
| 3.2.1 LDPC码检验矩阵的构造 | 第39-41页 |
| 3.2.2 LDPC编码原理 | 第41-42页 |
| 3.2.3 LDPC译码原理 | 第42-46页 |
| 3.2.4 基于FPGA设计的译码器方案 | 第46-53页 |
| 3.3 数字下变频原理及设计方案 | 第53-66页 |
| 3.3.1 数控振荡器 | 第53-56页 |
| 3.3.2 数字正交变换 | 第56-57页 |
| 3.3.3 多速率信号处理 | 第57-59页 |
| 3.3.4 FIR滤波器 | 第59-63页 |
| 3.3.5 半带(HB)滤波器 | 第63-64页 |
| 3.3.6 级联积分梳状(CIC)滤波器 | 第64-66页 |
| 3.4 小结 | 第66-67页 |
| 第四章 系统仿真与测试 | 第67-81页 |
| 4.1 UART模块 | 第67-70页 |
| 4.2 译码模块 | 第70-73页 |
| 4.3 数字下变频模块 | 第73-79页 |
| 4.4 小结 | 第79-81页 |
| 第五章 总结与展望 | 第81-83页 |
| 参考文献 | 第83-87页 |
| 致谢 | 第87-89页 |
| 作者简介 | 第89-90页 |