某型号弹上机测试系统研制
| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 第1章 绪论 | 第10-17页 |
| ·课题来源和研究的目的及意义 | 第10页 |
| ·自动测试技术的发展 | 第10-13页 |
| ·国内外自动测试系统的发展现状及趋势 | 第13-14页 |
| ·国外自动测试系统的发展现状及趋势 | 第13-14页 |
| ·国内自动测试系统的发展现状及趋势 | 第14页 |
| ·弹上机测试系统综述 | 第14-16页 |
| ·弹上机测试系统的发展 | 第14-15页 |
| ·弹上机测试系统的主要功能 | 第15-16页 |
| ·主要研究内容及论文的章节安排 | 第16-17页 |
| 第2章 系统总体方案设计 | 第17-26页 |
| ·系统测试信号归类 | 第17-18页 |
| ·需求分析 | 第18-19页 |
| ·弹上机控制组合 I 测试需求分析 | 第18页 |
| ·弹上机控制组合 II 测试需求分析 | 第18-19页 |
| ·系统硬件总体方案设计 | 第19-23页 |
| ·PXI 测控组合 | 第19-21页 |
| ·台式示波器 | 第21-22页 |
| ·台式校准仪 | 第22-23页 |
| ·软件总体方案设计 | 第23-25页 |
| ·软件设计原则 | 第23-24页 |
| ·软件开发平台选择 | 第24页 |
| ·系统测试软件的基本结构 | 第24-25页 |
| ·本章小结 | 第25-26页 |
| 第3章 系统关键硬件模块设计 | 第26-49页 |
| ·硬件设计中的关键技术及问题 | 第26-28页 |
| ·直接数字频率合成技术 | 第26-27页 |
| ·曼彻斯特 II 编码 | 第27-28页 |
| ·八路串口通信模块总体设计 | 第28-32页 |
| ·技术要求 | 第28-29页 |
| ·通信时钟源设计方案选择 | 第29-31页 |
| ·总体设计方案 | 第31-32页 |
| ·电路设计 | 第32-35页 |
| ·RS-232/422/485 总线接口设计 | 第32-33页 |
| ·CPCI 总线接口设计 | 第33页 |
| ·通道间电路隔离设计 | 第33-34页 |
| ·保护电路和匹配电阻电路设计 | 第34-35页 |
| ·固件设计 | 第35-45页 |
| ·固件设计中的时钟域的划分 | 第38页 |
| ·地址译码模块的固件设计 | 第38-40页 |
| ·DDS 时钟源模块的固件设计 | 第40-41页 |
| ·高速串行数据通信通道的固件设计 | 第41-43页 |
| ·低速 RS-232 串行数据通信通道的固件设计 | 第43-45页 |
| ·基于改造的 DDS 原理的时钟源输出误差分析 | 第45-48页 |
| ·误差来源 | 第45-46页 |
| ·误差分析 | 第46-48页 |
| ·本章小结 | 第48-49页 |
| 第4章 弹上机电路测试方法研究 | 第49-62页 |
| ·串行通信信号质量测试 | 第49-54页 |
| ·串行通信信号质量测试方法 | 第50-52页 |
| ·模板测试 | 第52-54页 |
| ·串行通信信号波特率容限测试 | 第54-58页 |
| ·波特率容限分析 | 第55-58页 |
| ·波特率容限测试方法 | 第58页 |
| ·开关量输出信号测试 | 第58-60页 |
| ·开关量输出信号测试项目 | 第58-59页 |
| ·开关量输出信号测试方法 | 第59-60页 |
| ·模拟量信号测试 | 第60-61页 |
| ·模拟量输出信号测试项目及测试方法 | 第60-61页 |
| ·模拟量输入信号测试项目及测试方法 | 第61页 |
| ·本章小结 | 第61-62页 |
| 第5章 调试及分析 | 第62-81页 |
| ·八路串口通信模块的调试 | 第62-75页 |
| ·调试环境的搭建 | 第62-63页 |
| ·调试步骤及方法 | 第63-64页 |
| ·调试结果及分析 | 第64-75页 |
| ·系统测试 | 第75-79页 |
| ·串行通信信号质量测试 | 第75-76页 |
| ·串口波特率容限测试 | 第76-77页 |
| ·开关量信号测试 | 第77-78页 |
| ·模拟量信号测试 | 第78页 |
| ·测试结果 | 第78-79页 |
| ·调试中遇到的问题及解决 | 第79-80页 |
| ·本章小结 | 第80-81页 |
| 结论 | 第81-82页 |
| 参考文献 | 第82-87页 |
| 致谢 | 第87页 |