高速视频输出系统
| 摘要 | 第1-4页 |
| Abstract | 第4-5页 |
| 目录 | 第5-7页 |
| 第一章 绪论 | 第7-11页 |
| ·研究背景 | 第7页 |
| ·高速视频处理技术的发展 | 第7-9页 |
| ·本文研究内容 | 第9-11页 |
| 第二章 高速视频输出系统理论概述 | 第11-25页 |
| ·视频信号概述 | 第11-15页 |
| ·数字图像处理理论 | 第15-24页 |
| ·图像变换 | 第16-17页 |
| ·图像增强 | 第17-21页 |
| ·白平衡 | 第21-24页 |
| ·本章小结 | 第24-25页 |
| 第三章 高速视频输出系统总体设计 | 第25-37页 |
| ·系统核心器件分析 | 第25-31页 |
| ·高速相机与Camera Link接口 | 第25-27页 |
| ·系统指标和器材选择 | 第27-31页 |
| ·系统硬件设计 | 第31-35页 |
| ·系统技术要求 | 第31页 |
| ·视频板硬件构成 | 第31-35页 |
| ·本章小结 | 第35-37页 |
| 第四章 高速视频板的设计与实现 | 第37-55页 |
| ·视频板总体设计 | 第37-44页 |
| ·SRAM分析 | 第37-40页 |
| ·数模转换器分析 | 第40-42页 |
| ·数字并串转换器分析 | 第42-44页 |
| ·视频板逻辑设计与实现 | 第44-55页 |
| ·数据缓存模块 | 第45-47页 |
| ·ITU-R BT601/656数码流生成模块 | 第47-52页 |
| ·数字视频图像生成及字符叠加模块 | 第52-55页 |
| 第五章 系统调试 | 第55-61页 |
| ·系统硬件改进 | 第55-56页 |
| ·FPGA内部程序调试 | 第56-61页 |
| ·SRAM缓存控制模块改进 | 第56页 |
| ·25Hz场信号产生改进 | 第56-57页 |
| ·相机25Hz输出时视频显示的改进 | 第57-58页 |
| ·数字视频图像字符漂移改进 | 第58-61页 |
| 结束语 | 第61-63页 |
| 致谢 | 第63-65页 |
| 参考文献 | 第65-67页 |
| 研究生期间研究成果 | 第67-68页 |