| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 第一章 绪论 | 第9-15页 |
| ·信道编码简介 | 第9-13页 |
| ·信道编码历史 | 第9-11页 |
| ·Turbo码发展现状 | 第11-12页 |
| ·CCSDS标准 | 第12-13页 |
| ·研究内容 | 第13-15页 |
| ·研究方法和意义 | 第13页 |
| ·本文内容安排 | 第13-15页 |
| 第二章 Turbo码原理 | 第15-29页 |
| ·Turbo码编译码结构 | 第15-20页 |
| ·Turbo编码结构 | 第15-16页 |
| ·CCSDS标准Turbo码 | 第16-19页 |
| ·Turbo泽码器结构 | 第19-20页 |
| ·Turbo译码算法 | 第20-28页 |
| ·BCJR译码算法 | 第20-24页 |
| ·MAP算法 | 第24-26页 |
| ·Log-MAP算法 | 第26-27页 |
| ·Log-MAP修正算法 | 第27-28页 |
| ·本章小结 | 第28-29页 |
| 第三章 Turbo并行编码器DSP实现 | 第29-34页 |
| ·DSP技术 | 第29页 |
| ·并行编码原理 | 第29-32页 |
| ·并行编码实现 | 第32-33页 |
| ·本章小结 | 第33-34页 |
| 第四章 Turbo码性能分析及仿真 | 第34-48页 |
| ·Turbo码性能影响因素 | 第34-37页 |
| ·分量码设计 | 第34-35页 |
| ·交织器设计 | 第35-37页 |
| ·Turbo码性能分析 | 第37-42页 |
| ·地板效应 | 第37-39页 |
| ·离谱分析 | 第39-42页 |
| ·CCSDS标准Turbo码仿真 | 第42-47页 |
| ·码长对性能的影响 | 第42-43页 |
| ·迭代次数对性能的影响 | 第43-45页 |
| ·译码算法对性能的影响 | 第45-47页 |
| ·本章小结 | 第47-48页 |
| 第五章 基于通用处理器的CCSDS标准Turbo译码器优化 | 第48-66页 |
| ·通用处理器 | 第48-53页 |
| ·通用处理器在通信中的应用 | 第48-49页 |
| ·通用处理器结构 | 第49页 |
| ·SIMD指令论述 | 第49-53页 |
| ·基于通用处理器的状态并行译码器设计 | 第53-65页 |
| ·状态并行译码器设计 | 第53-54页 |
| ·状态并行译码器实现 | 第54-63页 |
| ·仿真结果分析 | 第63-65页 |
| ·本章小结 | 第65-66页 |
| 第六章 总结与展望 | 第66-68页 |
| ·论文成果 | 第66页 |
| ·进一步的研究方向 | 第66-68页 |
| 参考文献 | 第68-70页 |
| 致谢 | 第70-71页 |
| 攻读学位期间发表的学术论文 | 第71页 |