CCSDS图像压缩和AES加密算法研究及其FPGA实现
摘要 | 第1-5页 |
Abstract | 第5-9页 |
第一章 绪论 | 第9-14页 |
·遥感图像压缩算法的发展现状 | 第9-10页 |
·加密算法的发展现状 | 第10-11页 |
·FPGA概述 | 第11-13页 |
·本文的主要内容及其安排 | 第13-14页 |
第二章 CCSDS图像压缩算法 | 第14-38页 |
·CCSDS图像压缩算法概述 | 第14页 |
·离散小波变换(DWT) | 第14-20页 |
·一维单级离散小波变换 | 第14-17页 |
·二维单级离散小波变换 | 第17-18页 |
·二维多级离散小波变换 | 第18-19页 |
·二维离散小波系数的加权处理 | 第19页 |
·二维离散小波变换系数的分布特性 | 第19-20页 |
·位平面编码(BPE) | 第20-36页 |
·概述 | 第20-24页 |
·“段”头 | 第24-25页 |
·直流系数初始编码 | 第25-29页 |
·交流系数的比特深度编码 | 第29-30页 |
·位平面编码 | 第30-36页 |
·CCSDS图像压缩算法性能分析及比较 | 第36-38页 |
第三章 AES加密算法 | 第38-50页 |
·数学基础 | 第38-39页 |
·有限域 | 第38页 |
·多项式与字节 | 第38-39页 |
·多项式与列向量 | 第39页 |
·Rijndael算法描述 | 第39-50页 |
·加密、解密的输入和输出 | 第39-41页 |
·Rijndael算法的结构 | 第41页 |
·轮变换 | 第41-46页 |
·轮的数目 | 第46页 |
·密钥编排方案 | 第46-48页 |
·Rijndael算法的解密方案 | 第48-50页 |
第四章 FPGA开发环境 | 第50-59页 |
·硬件描述语言 | 第50-51页 |
·硬件描述语言简介 | 第50页 |
·Verilog HDL简介 | 第50-51页 |
·FPGA开发平台 | 第51-54页 |
·FPGA硬件平台简介 | 第51-52页 |
·FPGA软件平台简介 | 第52-54页 |
·FPGA基本设计方法和设计流程 | 第54-59页 |
·自上而下的设计方法 | 第54-55页 |
·自下而上的设计方法 | 第55页 |
·面向FPGA的设计流程 | 第55-59页 |
第五章 CCSDS编码器的FPGA设计与实现 | 第59-71页 |
·CCSDS编码器的整体结构设计 | 第59-62页 |
·流水线设计 | 第59-61页 |
·内存设计 | 第61-62页 |
·各功能模块设计 | 第62-71页 |
·离散小波变换模块的设计 | 第63-64页 |
·直流编码模块的设计 | 第64-66页 |
·交流编码模块的设计 | 第66-71页 |
第六章 AES加密器的FPGA设计与实现 | 第71-75页 |
·AES加密器的整体结构设计 | 第71-72页 |
·主要功能模块设计 | 第72-75页 |
·SubByte模块的设计 | 第72-73页 |
·ShiftRows模块的设计 | 第73页 |
·MixColumns模块的设计 | 第73页 |
·AddRoundKey模块的设计 | 第73页 |
·KeyExpansion模块的设计 | 第73-75页 |
第七章 编码加密系统验证以及性能分析 | 第75-81页 |
·软件平台验证 | 第75-77页 |
·软件平台设计 | 第75-76页 |
·软件平台验证结果及分析 | 第76-77页 |
·硬件平台验证 | 第77-81页 |
·硬件平台设计 | 第77-79页 |
·硬件平台验证结果及分析 | 第79-81页 |
第八章 总结与展望 | 第81-84页 |
参考文献 | 第84-86页 |
攻读硕士学位期间发表学术论文情况 | 第86-87页 |
致谢 | 第87-88页 |
大连理工大学学位论文版权使用授权书 | 第88页 |