兼容TMS320C54xDSP数据通路设计
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-5页 |
| 目录 | 第5-7页 |
| 第一章 绪论 | 第7-13页 |
| ·课题意义及来源 | 第7页 |
| ·DSP处理器的发展及应用研究现状 | 第7-10页 |
| ·研究方法和工具 | 第10-12页 |
| ·研究方法 | 第10-11页 |
| ·IC设计流程和工具 | 第11-12页 |
| ·论文安排 | 第12-13页 |
| 第二章 DSP处理器体系结构 | 第13-25页 |
| ·DSP处理器结构 | 第13-16页 |
| ·TMS320C54x DSP处理器 | 第16-23页 |
| ·TMS320C54x DSP处理器概述 | 第16-17页 |
| ·寻址单元与总线结构 | 第17-18页 |
| ·TMS320C54x的CPU结构 | 第18-20页 |
| ·数据格式 | 第20-21页 |
| ·指令分析 | 第21-23页 |
| ·TMS320C54xDSP处理器体系结构 | 第23页 |
| ·本章小结 | 第23-25页 |
| 第三章 加法器设计 | 第25-37页 |
| ·几种加法器的讨论 | 第25-29页 |
| ·进位选择加法器(CSLA) | 第26页 |
| ·超前进位加法器(CLA) | 第26-28页 |
| ·保存进位加法器(CSA) | 第28-29页 |
| ·40位定点加法器的设计 | 第29-35页 |
| ·几种加法器性能的对比 | 第29-32页 |
| ·加法器设计方案 | 第32-34页 |
| ·仿真综合分析 | 第34-35页 |
| ·本章小结 | 第35-37页 |
| 第四章 乘法器设计 | 第37-55页 |
| ·乘法器的功能 | 第37-38页 |
| ·乘法器的讨论 | 第38-49页 |
| ·乘法计算的原理 | 第38-40页 |
| ·Booth算法 | 第40-43页 |
| ·华莱士树结构 | 第43-49页 |
| ·TMS320C54x兼容处理器乘法器的设计 | 第49-54页 |
| ·乘法器的结构 | 第49-50页 |
| ·符号数与无符号数相乘的处理 | 第50-52页 |
| ·乘法器的时延及仿真综合分析 | 第52-54页 |
| ·本章小结 | 第54-55页 |
| 第五章 ALU和移位器设计 | 第55-63页 |
| ·ALU | 第55-58页 |
| ·ALU的功能 | 第55-56页 |
| ·ALU的结构 | 第56-58页 |
| ·移位器 | 第58-62页 |
| ·移位器的功能 | 第58-60页 |
| ·移位器的设计 | 第60-62页 |
| ·本章小结 | 第62-63页 |
| 第六章 总结与展望 | 第63-65页 |
| ·本文的总结 | 第63页 |
| ·进一步工作的展望 | 第63-65页 |
| 参考文献 | 第65-69页 |
| 致谢 | 第69-70页 |
| 攻读学位期间发表的学术论文 | 第70-71页 |
| 西北工业大学业学位论文知识产权声明书 | 第71页 |
| 西北工业大学学位论文原创性声明 | 第71页 |