短波扩频电台调制解调的研究及实现
| 第一章 概述 | 第1-14页 |
| ·软件无线电的结构 | 第8-9页 |
| ·无线电数字中频处理模块设计方案及平台 | 第9-11页 |
| ·概要设计 | 第9-10页 |
| ·PCB 原理图 | 第10-11页 |
| ·调制解调方案设计 | 第11-13页 |
| ·AM、FM 的中频数字化方案 | 第11页 |
| ·DS-DQPSK 的实现方案 | 第11-13页 |
| ·本文主要内容安排 | 第13-14页 |
| 第二章 多速率处理设计 | 第14-28页 |
| ·整数倍抽取 | 第14-16页 |
| ·整数倍内插 | 第16-17页 |
| ·多级积分梳状滤波器(CIC) | 第17-20页 |
| ·多级CIC 抽取滤波器模块设计及仿真结果 | 第20-24页 |
| ·多级CIC 内插滤波器模块设计及仿真结果 | 第24-27页 |
| ·本章小结 | 第27-28页 |
| 第三章 FIR 数字滤波器设计 | 第28-44页 |
| ·FIR 数字滤波器的原理及结构 | 第28-30页 |
| ·FIR 数字滤波器的原理 | 第28-29页 |
| ·FIR 数字滤波器的基本结构 | 第29页 |
| ·线性相位FIR 系统的结构 | 第29-30页 |
| ·FIR 数字滤波器的设计 | 第30-32页 |
| ·采用窗函数方法设计线性相位FIR 滤波器的方法 | 第30-31页 |
| ·几种窗函数及窗函数选择原则 | 第31-32页 |
| ·等同波纹设计方法 | 第32页 |
| ·用MATLAB 设计FIR 滤波器 | 第32页 |
| ·FIR 数字滤波器的硬件实现算法 | 第32-38页 |
| ·分布式算法 | 第32-34页 |
| ·全串行形式的分布式算法 | 第34-35页 |
| ·全并行实现方法 | 第35-37页 |
| ·采用多个查找表方法减少硬件规模 | 第37-38页 |
| ·采用线性对称结构减少LUT 的规模 | 第38页 |
| ·FIR 滤波器的实现 | 第38-42页 |
| ·设计指标 | 第38-39页 |
| ·参数提取 | 第39页 |
| ·模块划分 | 第39-42页 |
| ·FIR 波形仿真 | 第42页 |
| ·本章小结 | 第42-44页 |
| 第四章 数控振荡器及其应用设计 | 第44-50页 |
| ·数学模型 | 第44页 |
| ·设计方案 | 第44-46页 |
| ·各调制方式FCW 的差异及NCO 实现 | 第46-49页 |
| ·本章小结 | 第49-50页 |
| 第五章 扩频及解扩匹配滤波器设计 | 第50-58页 |
| ·直接序列扩展频谱系统(DSSS ) | 第50-51页 |
| ·PN 码频谱扩展器 | 第51-53页 |
| ·数字匹配滤波器(DMF )和位同步 | 第53-57页 |
| ·数字匹配滤波器设计 | 第53-55页 |
| ·功率检测与位同步算法 | 第55-56页 |
| ·匹配滤波器的仿真测试 | 第56-57页 |
| ·本章小结 | 第57-58页 |
| 第六章 调制解调的FPGA 实现 | 第58-78页 |
| ·全数字中频AM 的FPGA 实现 | 第58-61页 |
| ·AM 调制的实现 | 第58-59页 |
| ·AM 解调的实现 | 第59-61页 |
| ·全数字中频FM 的FPGA 实现 | 第61-64页 |
| ·FM 调制的实现 | 第61-62页 |
| ·FM 解调的实现 | 第62-64页 |
| ·DS-DQPSK 的FPGA 实现 | 第64-72页 |
| ·DS-DQPSK 调制系统的实现 | 第64-67页 |
| ·DS-DQPSK 解调 | 第67-72页 |
| ·硬件调试以及结论 | 第72-77页 |
| ·硬件电路及主要芯片 | 第72-73页 |
| ·硬件调试平台 | 第73-74页 |
| ·调试结果 | 第74-77页 |
| ·本章小结 | 第77-78页 |
| 第七章 结论 | 第78-79页 |
| 致谢 | 第79-80页 |
| 参考文献 | 第80-82页 |
| 在学期间的研究成果及发表的学术论文 | 第82页 |