RS编译码算法的研究与实现
第一章 绪论 | 第1-17页 |
·引言 | 第10页 |
·数字通信系统的组成和信道编码理论 | 第10-11页 |
·DVB系统简介及其信道编码技术 | 第11-12页 |
·RS码及其相关技术的研究现状 | 第12-15页 |
·本论文的选题意义和研究内容 | 第15-17页 |
第二章 循环码和RS码 | 第17-29页 |
·循环码及其相关概念 | 第17-21页 |
·多元BCH码与RS码 | 第21-28页 |
·本章小结 | 第28-29页 |
第三章 RS码基本算法设计及编码器设计 | 第29-36页 |
·RS码基本算法的Matlab设计 | 第29-31页 |
·RS码基本运算的硬件设计 | 第31-33页 |
·RS码编码算法与编码器结构 | 第33-35页 |
·本章小结 | 第35-36页 |
第四章 RS译码器的实现 | 第36-56页 |
·RS码的一般译码过程 | 第36-37页 |
·常用迭代算法 | 第37-39页 |
·RS译码算法的硬件实现结构 | 第39-51页 |
·RS译码模块在DVB系统中的封装 | 第51-53页 |
·主要运算模块VCS仿真波形 | 第53-55页 |
·本章小结 | 第55-56页 |
第五章 RS编译码算法的FPGA验证 | 第56-63页 |
·FPGA设计流程 | 第56-57页 |
·RS编译码算法的FPGA实现 | 第57-61页 |
·DC综合结果 | 第61-62页 |
·本章小结 | 第62-63页 |
第六章 小结与展望 | 第63-65页 |
·论文小结 | 第63-64页 |
·展望 | 第64-65页 |
附1:译码模块DC综合报告 | 第65-68页 |
area_report | 第65-66页 |
timing report | 第66-68页 |
附2 iteration模块verilog代码 | 第68-75页 |
参考文献 | 第75-78页 |
硕士期间发表论文 | 第78-79页 |
后记 | 第79页 |