首页--工业技术论文--无线电电子学、电信技术论文--电视论文--电视信号的传输论文

DVB-T系统信道内码解码的FPGA设计

第一章 引言第1-13页
   ·数字电视地面传输的发展概况第9-11页
     ·美国ATSC 标准第9-10页
     ·日本ISDB 标准第10页
     ·欧洲DVB 标准第10页
     ·三种标准的比较第10-11页
     ·我国数字地面电视的发展第11页
   ·选题依据及论文结构第11-13页
第二章 DVB-T 系统基本原理第13-22页
   ·地面无线信道的特性第13-15页
   ·OFDM 基本原理第15-17页
     ·OFDM 信号第15-16页
     ·快速傅立叶变换与OFDM 系统第16-17页
   ·DVB-T 信道编码调制器系统基本原理第17-19页
   ·DVB-T 接收机基本原理第19-21页
   ·本章小结第21-22页
第三章 现场可编程门阵列与 Verilog HDL 语言第22-28页
   ·Altera FPGA 介绍第22-24页
     ·Stratix 系列器件介绍第22-24页
   ·Quartus II 开发工具第24页
   ·Verilog HDL 语言第24-25页
   ·FPGA 设计方法第25-27页
     ·FPGA 开发流程第26页
     ·信号格式第26-27页
     ·仿真测试第27页
   ·本章小结第27-28页
第四章 DVB-T 系统信道编码及数据载波调制方案第28-39页
   ·能量扩散第28-30页
   ·外编码与外交织(时间交织)第30-31页
   ·内编码第31-33页
   ·比特交织第33-34页
   ·符号(频率)交织第34-36页
   ·星座映射第36页
   ·系统传输帧结构第36-38页
   ·本章小结第38-39页
第五章 DVB-T 系统信道内码解码方案及 FPGA 设计第39-65页
   ·DVB-T 接收机系统信道内码解码模块简介第39-40页
   ·星座解映射第40-43页
     ·星座解映射模块方案设计第40-42页
     ·星座解映射模块FPGA 设计第42-43页
   ·符号(频率)解交织第43-45页
     ·符号解交织模块方案设计第43页
     ·符号解交织模块FPGA 设计第43-45页
   ·数据格式转换第45-47页
     ·数据格式转换模块方案第45-46页
     ·数据格式转换模块FPGA 设计第46-47页
   ·比特解交织第47-51页
     ·比特解交织模块方案设计第47-48页
     ·比特解交织模块FPGA 设计第48-51页
   ·解增信删余第51-53页
     ·解增信删余原理第51页
     ·解增信删余模块的FPGA 设计第51-53页
   ·Viterbi(维特比)译码器第53-64页
     ·Viterbi 译码算法第53-58页
       ·量化电平的选择第55-57页
       ·截尾译码深度的选取第57-58页
       ·寄存器交换算法的选取第58页
     ·Viterbi 译码器的FPGA 设计第58-64页
       ·溢出控制模块第59页
       ·加比选(ACS)蝶形单元组第59-63页
       ·寄存器交换第63-64页
   ·本章小结第64-65页
第六章 DVB-T 系统内码解码总模块的验证与分析第65-68页
   ·时序仿真第65-66页
   ·译码性能验证第66-68页
第七章 结论第68-69页
参考文献第69-71页
致谢第71-72页
个人简历第72页

论文共72页,点击 下载论文
上一篇:网络电视平台的运行监控系统研究与设计
下一篇:国家无线电短波监测系统台情信息管理子系统的设计与实现