| 第一章 引言 | 第1-13页 |
| ·数字电视地面传输的发展概况 | 第9-11页 |
| ·美国ATSC 标准 | 第9-10页 |
| ·日本ISDB 标准 | 第10页 |
| ·欧洲DVB 标准 | 第10页 |
| ·三种标准的比较 | 第10-11页 |
| ·我国数字地面电视的发展 | 第11页 |
| ·选题依据及论文结构 | 第11-13页 |
| 第二章 DVB-T 系统基本原理 | 第13-22页 |
| ·地面无线信道的特性 | 第13-15页 |
| ·OFDM 基本原理 | 第15-17页 |
| ·OFDM 信号 | 第15-16页 |
| ·快速傅立叶变换与OFDM 系统 | 第16-17页 |
| ·DVB-T 信道编码调制器系统基本原理 | 第17-19页 |
| ·DVB-T 接收机基本原理 | 第19-21页 |
| ·本章小结 | 第21-22页 |
| 第三章 现场可编程门阵列与 Verilog HDL 语言 | 第22-28页 |
| ·Altera FPGA 介绍 | 第22-24页 |
| ·Stratix 系列器件介绍 | 第22-24页 |
| ·Quartus II 开发工具 | 第24页 |
| ·Verilog HDL 语言 | 第24-25页 |
| ·FPGA 设计方法 | 第25-27页 |
| ·FPGA 开发流程 | 第26页 |
| ·信号格式 | 第26-27页 |
| ·仿真测试 | 第27页 |
| ·本章小结 | 第27-28页 |
| 第四章 DVB-T 系统信道编码及数据载波调制方案 | 第28-39页 |
| ·能量扩散 | 第28-30页 |
| ·外编码与外交织(时间交织) | 第30-31页 |
| ·内编码 | 第31-33页 |
| ·比特交织 | 第33-34页 |
| ·符号(频率)交织 | 第34-36页 |
| ·星座映射 | 第36页 |
| ·系统传输帧结构 | 第36-38页 |
| ·本章小结 | 第38-39页 |
| 第五章 DVB-T 系统信道内码解码方案及 FPGA 设计 | 第39-65页 |
| ·DVB-T 接收机系统信道内码解码模块简介 | 第39-40页 |
| ·星座解映射 | 第40-43页 |
| ·星座解映射模块方案设计 | 第40-42页 |
| ·星座解映射模块FPGA 设计 | 第42-43页 |
| ·符号(频率)解交织 | 第43-45页 |
| ·符号解交织模块方案设计 | 第43页 |
| ·符号解交织模块FPGA 设计 | 第43-45页 |
| ·数据格式转换 | 第45-47页 |
| ·数据格式转换模块方案 | 第45-46页 |
| ·数据格式转换模块FPGA 设计 | 第46-47页 |
| ·比特解交织 | 第47-51页 |
| ·比特解交织模块方案设计 | 第47-48页 |
| ·比特解交织模块FPGA 设计 | 第48-51页 |
| ·解增信删余 | 第51-53页 |
| ·解增信删余原理 | 第51页 |
| ·解增信删余模块的FPGA 设计 | 第51-53页 |
| ·Viterbi(维特比)译码器 | 第53-64页 |
| ·Viterbi 译码算法 | 第53-58页 |
| ·量化电平的选择 | 第55-57页 |
| ·截尾译码深度的选取 | 第57-58页 |
| ·寄存器交换算法的选取 | 第58页 |
| ·Viterbi 译码器的FPGA 设计 | 第58-64页 |
| ·溢出控制模块 | 第59页 |
| ·加比选(ACS)蝶形单元组 | 第59-63页 |
| ·寄存器交换 | 第63-64页 |
| ·本章小结 | 第64-65页 |
| 第六章 DVB-T 系统内码解码总模块的验证与分析 | 第65-68页 |
| ·时序仿真 | 第65-66页 |
| ·译码性能验证 | 第66-68页 |
| 第七章 结论 | 第68-69页 |
| 参考文献 | 第69-71页 |
| 致谢 | 第71-72页 |
| 个人简历 | 第72页 |