应用于5GHz WLAN的频率合成器设计
第1章 绪 论 | 第1-12页 |
·研究背景及意义 | 第8-9页 |
·集成电路的工艺选择 | 第9-10页 |
·集成电路的设计流程 | 第10-11页 |
·论文组织 | 第11-12页 |
第2章 无线局域网 | 第12-21页 |
·无线局域网标准IEEE802.11a | 第14-16页 |
·无线局域网收发信机结构 | 第16-20页 |
·接收机结构 | 第16-19页 |
·发射机结构 | 第19-20页 |
·总结 | 第20-21页 |
第3章 锁相环模型分析 | 第21-35页 |
·锁相环概述 | 第21页 |
·锁相环线性化模型 | 第21-31页 |
·二阶锁相环 | 第22-24页 |
·三阶锁相环 | 第24-27页 |
·四阶锁相环 | 第27-31页 |
·锁相环中的噪声 | 第31-34页 |
·输入端相位噪声 | 第32页 |
·VCO相位噪声 | 第32-34页 |
·结论 | 第34-35页 |
第4章 频率合成器系统设计 | 第35-46页 |
·频率合成器系统结构 | 第35-42页 |
·整数分频结构 | 第37-39页 |
·多环频率合成 | 第39-40页 |
·小数分频合成器 | 第40-41页 |
·系统结构确定 | 第41-42页 |
·线性化(相位)模型与开环频率响应 | 第42-44页 |
·瞬态模型与闭环响应 | 第44-45页 |
·结论 | 第45-46页 |
第5章 频率合成器电路实现 | 第46-66页 |
·频率合成器电路模块 | 第46-59页 |
·鉴频鉴相器 | 第46-47页 |
·电荷泵 | 第47-52页 |
·压控振荡器 | 第52-56页 |
·分频器 | 第56-59页 |
·系统仿真与版图设计 | 第59-61页 |
·仿真结果 | 第59-60页 |
·版图设计 | 第60-61页 |
·芯片测试和结果分析 | 第61-66页 |
·基片设计 | 第61-63页 |
·测试内容 | 第63-64页 |
·测试结果分析 | 第64-66页 |
第6章 结论与展望 | 第66-67页 |
·进一步的工作 | 第66-67页 |
参考文献 | 第67-68页 |
致谢 | 第68页 |