嵌入式处理器中的保护模式和地址管理单元的设计
摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-8页 |
1 绪论 | 第8-13页 |
·课题的背景及研究意义 | 第8-9页 |
·虚拟存储器概述及其研究现状 | 第9-11页 |
·论文所作的工作 | 第11-12页 |
·小结 | 第12-13页 |
2 80486的虚拟存储器概述 | 第13-30页 |
·x86处理器中的虚拟存储器的发展历史 | 第13-14页 |
·地址管理机制 | 第14-22页 |
·分段机制 | 第14-18页 |
·基本概念 | 第14-18页 |
·分段转换过程--由虚拟地址到线性地址 | 第18页 |
·分页机制 | 第18-20页 |
·基本概念 | 第19-20页 |
·分页转换过程--由线性地址到物理地址 | 第20页 |
·分段和分页的组合 | 第20-22页 |
·保护模式机制 | 第22-29页 |
·工作模式 | 第22页 |
·保护类指令 | 第22-24页 |
·调试机制 | 第24-26页 |
·调试支援 | 第24-25页 |
·调试寄存器 | 第25-26页 |
·中断机制 | 第26-29页 |
·概述 | 第26-27页 |
·中断向量号 | 第27-28页 |
·中断错误码 | 第28-29页 |
·小结 | 第29-30页 |
3 AMEx86的虚拟存储器实现 | 第30-63页 |
·概述 | 第30-34页 |
·面临问题 | 第30页 |
·设计原则 | 第30-31页 |
·解决方案 | 第31-32页 |
·虚拟存储器系统 | 第32-34页 |
·地址管理单元 | 第34-44页 |
·分段单元 | 第34-37页 |
·数据通路和控制通路 | 第34-35页 |
·微指令格式 | 第35-36页 |
·分段转换过程中的保护 | 第36-37页 |
·分页单元 | 第37-43页 |
·控制状态机 | 第37页 |
·分页转换过程中的保护 | 第37-38页 |
·分页单元中的寄存器及其控制 | 第38-39页 |
·加快线性地址--物理地址变换的TLB | 第39-42页 |
·提高TLB性能的探索 | 第42-43页 |
·分段保护与分页保护的组合 | 第43-44页 |
·保护模式单元 | 第44-61页 |
·保护测试单元的实现 | 第44-55页 |
·概述 | 第44-45页 |
·数据通路和控制通路 | 第45页 |
·微指令格式 | 第45-47页 |
·基于静态指令翻译方法的实例 | 第47-55页 |
·调式异常单元 | 第55-56页 |
·概述 | 第55-56页 |
·数据通路和控制通路 | 第56页 |
·调试异常单元包括的寄存器及其控制 | 第56页 |
·异常检测单元 | 第56-61页 |
·概述 | 第56-57页 |
·数据通路和控制通路 | 第57-60页 |
·自陷/故障处理算法 | 第60-61页 |
·小结 | 第61-63页 |
4 AMEx86的虚拟存储器测试 | 第63-68页 |
·概述 | 第63-64页 |
·测试程序编写 | 第64-66页 |
·实际测试结果 | 第66-68页 |
·功能测试结果 | 第66页 |
·性能测试结果 | 第66-68页 |
5 结束语 | 第68-70页 |
致谢 | 第70-71页 |
附录A: 图表索引 | 第71-73页 |
附录B: 术语索引 | 第73-75页 |
附录C: 参考文献 | 第75-77页 |