基于SoC的分组密码可重构设计与实现
| 摘要 | 第1-7页 |
| Abstract | 第7-8页 |
| 第一章 绪论 | 第8-15页 |
| ·分组密码算法的应用与实现 | 第8页 |
| ·密码算法的可重构设计 | 第8-11页 |
| ·可重构概念的提出 | 第8-9页 |
| ·密码系统可重构设计的研究现状 | 第9-11页 |
| ·本课题的研究背景、目的和意义 | 第11-12页 |
| ·本文的研究内容和研究成果 | 第12-13页 |
| ·研究内容 | 第12-13页 |
| ·研究成果 | 第13页 |
| ·论文结构 | 第13-15页 |
| 第二章 分组密码的设计原则与操作特性分析 | 第15-22页 |
| ·分组密码的研究与发展 | 第15-16页 |
| ·分组密码的原理与处理结构 | 第16-19页 |
| ·分组密码的数学模型 | 第16页 |
| ·分组密码的设计原则 | 第16-17页 |
| ·分组密码的整体结构 | 第17-19页 |
| ·分组密码的运算特征分析 | 第19-21页 |
| ·本章小结 | 第21-22页 |
| 第三章 可重构密码运算单元的分析与设计 | 第22-50页 |
| ·S盒变换单元的分析与设计 | 第22-27页 |
| ·原理分析 | 第22-23页 |
| ·设计实现 | 第23-27页 |
| ·模加(减)运算单元的分析与设计 | 第27-29页 |
| ·原理分析 | 第27页 |
| ·设计实现 | 第27-29页 |
| ·模乘运算单元的分析与设计 | 第29-34页 |
| ·原理分析 | 第29-30页 |
| ·设计实现 | 第30-34页 |
| ·模乘逆运算单元的分析与设计 | 第34-38页 |
| ·原理分析 | 第34-37页 |
| ·设计实现 | 第37-38页 |
| ·有限域乘法运算单元的分析与设计 | 第38-42页 |
| ·原理分析 | 第38-40页 |
| ·设计实现 | 第40-42页 |
| ·移位运算单元的分析与设计 | 第42-45页 |
| ·原理分析 | 第42-44页 |
| ·设计实现 | 第44-45页 |
| ·置换运算单元的分析与设计 | 第45-48页 |
| ·原理分析 | 第45-47页 |
| ·设计实现 | 第47-48页 |
| ·可重构运算单元在FPGA上的实现 | 第48-49页 |
| ·本章小结 | 第49-50页 |
| 第四章 可重构密码运算单元互连结构的设计 | 第50-57页 |
| ·可重构密码运算单元互连结构的分类 | 第50-53页 |
| ·直接相连型 | 第50-51页 |
| ·寄存器堆间接相连型 | 第51-52页 |
| ·类FPGA结构型 | 第52-53页 |
| ·可重构密码运算单元互连结构的设计 | 第53-56页 |
| ·本章小结 | 第56-57页 |
| 第五章 可重构密码运算模块的设计 | 第57-78页 |
| ·各个算法的可重构性分析 | 第57-64页 |
| ·AES算法的可重构分析 | 第57-60页 |
| ·DES、3DES算法的可重构分析 | 第60-61页 |
| ·SMS4算法的可重构分析 | 第61-62页 |
| ·IDEA算法的可重构分析 | 第62-63页 |
| ·Blowfish算法的可重构分析 | 第63-64页 |
| ·资源设置与实现模式 | 第64-66页 |
| ·可重构密码运算模块的设计 | 第66-77页 |
| ·配置与运行控制字和状态字的设计 | 第66-69页 |
| ·模块电路的设计 | 第69-73页 |
| ·接口电路的设计 | 第73-77页 |
| ·本章小结 | 第77-78页 |
| 第六章 测试验证与实现性能 | 第78-86页 |
| ·密码运算模块的测试验证 | 第78-84页 |
| ·密码运算模块的性能分析 | 第84-85页 |
| ·本章小结 | 第85-86页 |
| 第七章 总结与展望 | 第86-88页 |
| ·本文工作总结 | 第86页 |
| ·下一步工作展望 | 第86-88页 |
| 参考文献 | 第88-90页 |
| 作者简历 攻读硕士学位期间完成的主要工作 | 第90-91页 |
| 致谢 | 第91页 |